ацює в коді 1-2-4-8. Его Умовне графічне позначені представлених на малюнку 12. br/>В
Малюнок 12-лічильник ДО155ІЕ6, ДО555ІЕ6, КР1533ІЕ6
Призначення віходів и входів мікросхеми ДО155ІЕ6, ДО555ІЕ6, КР1533ІЕ6:
Входить +1 и -1 службовцями для подачі тактових імпульсів +1 - при прямому Рахунку -1 - при зворотнього.
вхід R служити для установки лічільніка в 0
вхід L - для запису в лічильник ІНФОРМАЦІЇ, что поступає по входах D1 - D8.
Установка трігерів лічільніка в 0 відбувається при подачі балка. 1 вхід R, при цьом на вході L вінна буті балка. 1. Для попередня записом у лічильник будь-якого числа від 0 до 9 его код слід податі на вході D1 - D8 (D1 - молодший розряд D8 - старший), при цьом на вході R винний буті балка. 0, и на вхід L податі імпульс негатівної полярності. p align="justify"> Режим попередня запису можна використовуват для побудова дільніків частоти з перебудованім коефіцієнтом ділення. Если цею режим не вікорістовується, на вході L винний Постійно підтрімуватіся рівень балка. 1. p align="justify"> Прямій рахунок здійснюється при подачі імпульсів негатівної полярності на вхід +1, при цьом на входах -1 и L вінна буті балка. 1, на вході R - балка. 0. Перемикань трігерів лічільніка відбувається по спадах вхідніх імпульсів, одночасно з шкірними десятим вхіднім імпульсом на віході> 9 формується негативний вихідний імпульс переповнювання, Який может подаватіся на вхід +1 наступної мікросхеми багатая розрядно лічільніка. Рівні на виход 1-2-4-8 лічільніка відповідають стану лічільніка в Сейчас (у двійковому коді). При зворотнього Рахунку вхідні імпульсі подаються на вхід -1, вихідні імпульсі знімаються з виходів M 0. br/>
10. Збільшення розрядності коміркі пам'яті
Если нужно зберігаті дані розміром в n-біт, а довжина слова коміркі пам'яті m-біт (n> m), то прібігають до нарощування Довжина слова Робиться це Шляхом об'єднання n/m - мікросхем у групи, причому ВСІ однойменні входь, крім ІНФОРМАЦІЙНИХ, з'єднуються между собою. Наприклад, ЯКЩО потрібна Динамічна пам'ять ємністю 256K з Довжину слова рівної байту, то звітність, об'єднати 8/1 = 8 мікросхем типу 565РУ7, як це показань на малий. br/>В
На малюнку дев'ять ліній адреси показані у вігляді шини - тоб групи провідніків, об'єднаних за функціональною Ознакою .
11. Збільшення кількість комірок пам'яті
тригер дешифратор лічильник пам'ять розрядність
Збільшення адресного простору ЗП в 2k разів вімагає стількі ж мікросхем пам'яті й "k" Додатковий ліній адреси, до Вже наявний "n" лініям An + k-1,. . An +0, An-1, An-2, ... A1, A0. Додаткові адресні Лінії An + k-1 .. An +0 повінні розбіваті необхідні адреси на 2k інтервалів, что перекріваються про ємом пам яті кожної окремо. Для розв'язку цього Завдання потрібен додатковий дешифратор "k в 2k". Наприклад, ЯКЩО Потрібний блок ПЗУ ємністю 2K * 4, то буде нужно 8 мікросхем 256 * 4 типу 541РТ1 и один дешифратор "3 в 8", як показано на малий.
В
Однойменні j-е виходи мікросхем з відкрітім колектором з'єднані Із загально навантажувально резистором Rj. Три старші додаткові біті адреси A10, A9, A8 вібірають одну з восьми мікросхем, а Вісім молодших біт адреси віводять уміст однієї з 256-ти комірок пам'яті на шину даніх (ШД). Нехай на шину адреси (ША) Зробив код A10 .. A0 = 11000011010 = 61A. На всех виходе дешифратора, крім шостого (A10.. A8 = 110 = 6) буде високий рівень. Нульовий сигнал ~ Y6 = 0 на вході ~ OE1 шостої мікросхеми дозволити проходження запісаної ІНФОРМАЦІЇ на виходи, а код січня 1010 = 1A (HEX) = 26 (DEC) на адресних входах A7 .. A0 вітягне вміст 26-ій ЯП и помістіть его на Чотири Лінії шини даніх (ШД).
Особлівістю методом є необхідність об'єднання по АБО (І) однойменніх віходів мікросхем. Це можна віконаті або підключенням однойменніх віходів до 2n-входовий схемами АБО (І) для шкірного розряду, або Виконувати вихідні структурованих мікросхем пам'яті за схемою, что допускає монтажне АБО (І) з відкрітім колектором або Із третім станом, что доцільніше. Із цієї причини ВСІ мікросхеми пам'яті випускають з такими виходе .
Список використаних джерел:
1 Башков Е.А. Апаратне і програмне забезпечення зарубіжних мікро ЕОМ. К., Вища школа 1990
Григор'єв В.Л. Мікропроцесор i486. архітектура та програмування. М., Вища 1993
Григор'єв В.Л. Програмування однокристальних мікропроцесорів. М., Вища 1987
Михайло Гук, Віктор Юров Процесори Pentium 3 Anthon та ін Пітер 20...