ві 170-нм технологічного процесу площу ядра склала б 380 мм2. Швидше все, керівництво Fujitsu визнало розробку економічно недоцільною, а тому в середині 2001 р. закрилися компанію HAL.
Sun UltraSPARC, 64-біт представник дев'ятій версії архітектури, з'явився в травні 1995 Перші ЦП працювали на тактовій частоті 143 і 167 МГц. У другому півріччі до них додалися версії з частотою 182 і 200 МГц. Е-box і F-box містили по два девятістадійних конвеєра, А-box - тільки один. Були присутні 136 фізичних цілочисельних регістрів, 16-Кбайт I-cache з двоканальної асоціативністю і 16-Кбайт D-cache з прямим відображенням і наскрізним записом. Були передбачені 4-Мбайт B-cache, що працює на частоті ядра ЦП, та уніфікований полноассоціатівний TLB на 64 запису. Також ЦП розташовував блоком передбачення переходів, керуючої таблицею історії переходів на 2048 записів. Процесор працював з 44-біт віртуальним і 41-біт фізичним адресним простором. Був впроваджений набір допоміжних векторних інструкцій VIS (Visual Instruction Set), оброблюваних на обох речових конвеєрах. Додалася також підтримка порядку проходження байтів little-endian. ЦП виготовлявся по чотиришаровому 500-нм техпроцесу на потужностях Texas Instruments. Примітно, що цей ЦП не мав коштів позачергового виконання команд (Забігаючи наперед, відзначимо, що це відноситься до всіх ЦП сімейства UltraSPARC і донині).
У вересні 1996 р. Fujitsu оголосила про випуск 32-біт TurboSPARC (MB86907) з тактовою частотою 170 МГц, призначеного як для модернізації існуючих робочих станцій (наприклад, Sun SPARCstation 5), так і для випуску нових. ЦП містив I-cache і D-cache розміром по 16 Кбайт, підтримував до 1 Мбайт B-cache, а також відрізнявся низьким енергоспоживанням (близько 7 Вт). Цього вдалося домогтися завдяки використанню передового 350-пм технологічного процесу компанії Fujitsu. На момент початку продажів ціна становила 500 дол США. p> Ще в жовтні 1995 р. на Microprocessor Forum був анонсований UltraSPARC II. Тим не менш випуск цього ЦП затягнувся до січня 1997 Чи не зазнавши майже ніяких змін до функціональної частини, цей ЦП, по суті, був модифікацією UltraSPARC, виготовленої за новим 350-нм проектним нормам компанією Texas Instruments, що дозволило довести тактові частоти до 300 МГц, а до травня 1998 до 360 МГц. Обсяг B-cache був збільшений до 16 Мбайт. Після переходу Texas Instruments на 250-нм техпроцес і перепроектування ядра ЦП під його вимоги тактові частоти були підвищені до 450 МГц в листопаді того ж року.
У січні 1998 р. була випущена модифікована версія UltraSPARC II - UltraSPARC Hi. У ядро ​​ЦП вбудували контролер оперативної пам'яті (50-нс EDO DRAM з 64-біт шиною даних і 8-біт каналом ЕСС) і шини PCI 2.1. Процесор випускався за 350-нм проектним нормам (п'ять шарів), що дозволило досягти тактової частоти 360 МГц, а з переходом на 250-нм підняти до 480 МГц. У 2000 р. з переходом на 180-нм технологію з алюмінієвими провідниками в ядро ​​ЦП ...