Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Курсовые проекты » Аналіз архітектури ОЗУ ЕОМ різних поколінь

Реферат Аналіз архітектури ОЗУ ЕОМ різних поколінь





є звернення до окремих ЕП тільки в порядку зростання або убування їх адрес. br/>



Рис.1




Розрядність коду адреси т , дорівнює числу двійкових одиниць в ньому, визначає інформаційну ємність мікросхеми ОЗУ, тобто число ЕП в матриці накопичувача, яке можна адресувати (2 т ). Для введення і виведення інформації служить вхід і вихід мікросхеми. Для управління режимом мікросхеми пам'яті необхідний сигнал В«Запис/зчитуванняВ», значення 1 визначає режим запису біта інформації в ЕП, а 0 - режим зчитування. Таку організацію матриці накопичувача, коли одночасно ведеться запис і зчитування, називають однорозрядною. Існують і матриці з многоразрядной організацією, інакше званої В«словниковоїВ». У таких мікросхем кілька інформаційних входів і стільки ж виходів, і тому вони допускають одночасну запис (зчитування) багаторозрядного коду, який прийнято називати словом.

Оперативна пам'ять призначена для порівняно короткочасного зберігання інформації та її прийнято називати RAM (Random Access Memory). p> Постійна пам'ять звичайно містить таку інформацію, яка не повинна змінюватися протягом тривалого часу. Постійна пам'ять має власну назву - ROM (Read Only Memory), яке вказує на те, що нею забезпечуються тільки режими зчитування і збереження. p> Довгий час підсистема ОЗУ розвивалася: збільшувався обсяг пам'яті, в РС і великих ЕОМ прийшов кеш, дещо зросла швидкодія мікросхем.
































Класифікація і основні характеристики ОЗУ.

В 

Кеш-пам'ять

В 

Кеш-пам'ять призначена для узгодження швидкості роботи порівняно повільних пристроїв, таких наприклад, як динамічна пам'ять з швидким мікропроцесором. Звичайно програма використовує пам'ять будь-якої обмеженої області. Зберігаючи потрібну інформацію в кеш-пам'яті програма дозволяє уникнути циклів очікування в його роботі, які знижують продуктивність всієї системи.

Не всяка кеш-пам'ять рівнозначна. Велике значення має той факт, як багато інформації може містити кеш-пам'ять. Чим більше кеш-пам'ять, тим більше інформації може бути в ній розміщено, а отже, тим більше ймовірність, що потрібний байт буде міститися в цій швидкій пам'яті. Очевидно, що найкращий варіант - це коли обсяг кеш-пам'яті відповідає обсягу всієї оперативної пам'яті. У цьому випадку вся інша пам'ять стає не потрібною. Вкрай протилежна ситуація - 1 байт кеш-пам'яті - теж не має практичного значення, оскільки ймовірність того, що потрібна інформація виявиться в цьому байті, прагне до нулю. Практично, діапазон використовуваної кеш-пам'яті коливається в межах 16-512К. p> За допомогою кеш-пам'яті зазвичай робиться спроба узгодити також роботу зовнішніх пристроїв, наприклад, різних накопичувачів, і мікропроцесора. Реалізація кеш-систем не так проста, як це може здатися з першого погляду. Мікропроцесор повинен не тільки читати з пам'яті, а й писати в неї. Що трапиться, якщо процесор занесе нову інформацію в кеш-пам'яті, а перед використанням цієї інформації вона буде змінена в основній пам'яті? Для уникнення подібної ситуації іноді реалізується метод, названий записом через кеш-пам'ять. Очевидно, що цей метод знижує швидкодію системи, тому що доводиться писати не тільки в кеш-пам'яті. Гірше того, мікропроцесору може знадобитися інформація, яку він щойно записав і яка ще не була перезавантажена в кеш-пам'ять.

Цілісність пам'яті - це одна з найбільших проблем розробників кеш-пам'яті. Всі питання щодо подолання цих проблем були покладені на окрему мікросхему-кеш-контролер Intel 82385. Відповідний контролер кеш-пам'яті повинен піклуватися про те, щоб команди і дані, які будуть необхідні мікропроцесору в певний момент часу, саме до цього моменту виявлялися в кеш-пам'яті.

Для цього існує принципово інший тип оперативної пам'яті - SRAM, що розшифровується як Static (Статична) RAM.


Статична пам'ять (SRAM).

В 

У ній елементарна комірка видається не конденсаторами, а статичними тригерами на біполярних або МДП - транзисторах. Число станів тригера дорівнює двом, що дозволяє використовувати його для зберігання двійкової одиниці інформації. Отримавши заряд один раз, осередок такої пам'яті здатна зберігати його як завгодно довго, по крайней заходу до того часу, поки буде живлення. Природно, що в даному випадку зникають непродуктивні затримки на оновлення інформації, що приводить до прискорення роботи з такими мікросхемами. Однак...


Назад | сторінка 2 з 11 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Поняття журналістської інформації. Спостереження як метод збору інформації ...
  • Реферат на тему: Основні положення Федерального Закону про інформацію, інформаційні технолог ...
  • Реферат на тему: Розрахунки й аналіз характеристик ЗАСОБІВ передачі ІНФОРМАЦІЇ в Системі тех ...
  • Реферат на тему: Різні підходи до визначення кількості інформації. Одиниці виміру кількості ...
  • Реферат на тему: Розрахунок ї Оптимізація характеристик ЗАСОБІВ передачі ІНФОРМАЦІЇ в систем ...