Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Курсовые обзорные » VHDL модель схеми реалізації захіщеної передачі даніх через послідовний інтерфейс

Реферат VHDL модель схеми реалізації захіщеної передачі даніх через послідовний інтерфейс





дженням швидкостей, при якому дані будут розпізнані вірно, що не может перевіщуваті 5%. p> З обліком фазових неточностей и діскретності роботи внутрішнього лічільніка сінхронізації реально Припустиме менше відхілення година. Чім менше коефіцієнт розподілу опорної частоти внутрішнього генератора (чім Вище частота передачі), тім больше погрішність прив'язки стробів до середини бітового інтервалу, и вимоги до погодженості частот стають більш жорсткішімі. Чім Вище частота передачі, тим больше Вплив перекручувань фронтів на фазу прийнятя сигналом. Взаємодія ціх факторів приводити до Підвищення вимог до погодженості частот приймач и передавача з зростанням частоти обміну. p> Формат асінхронної посилки дозволяє віявляті Можливі помилки передачі. Если чинний перепад, что сігналізує про качан ПОСИЛАННЯ, а по стробу старт-біта зафіксованій рівень логічної одініці, старт-біт вважається помилковості и прийом вновь переходити у стан чекання. Про Цю Помилка приймач может и НЕ повідомляті. Если во время, відведеній под стоп-біт, виявлення рівень логічного нуля, фіксується помилка стоп-біту. Если застосовується контроль парності, то после посилки біт даніх передається контрольний біт. Цею біт доповнює кількість одінічніх біт даніх до парного чг непарних у залежності від прійнятої догоди. Прийом байту з невірнім значень контрольного біта приводити до фіксації помилки. Контроль формату дозволяє віявляті обрів Лінії: при цьом пріймаються логічний нуль, что спочатку трактується як старт-біт, и нульові біті даніх, потім спрацьовує контроль стоп-біт. p> Для асинхронного режиму чинний ряд стандартних швидкостей обміну: 50, 75, 110, 150, 300, 600, 1200, 2400, 4800, 9600, 19 200, 38 400, 57 600 и 115 200 біт/с. p> асинхронним обмін у PC реалізується за помощью Сом-порту з використаних протоколу RS-232C. Послідовний інтерфейс Сом-порт (Communication Port - комунікаційній порт) з'явився в дерло моделях IBM PC. ВІН БУВ реалізованій на мікросхемі асинхронного приймач-передавача Intel 8250. Порт МАВ підтрімку BIOS, однак широко застосовувалося (і застосовується) Взаємодія з портом на Рівні регістрів. Тому у всех PC-сумісніх комп'ютерах для послідовного інтерфейсу застосовують мікросхеми пріймачів-передавачів, сумісні з i8250. p> Повна схема зєднання за помощью інтерфейсу RS-232C наведена на малюнку 1.2. Інтерфейс RS-232C є найбільше широко Розповсюдження Стандартним послідовнім зв'язком между мікрокомп'ютерамі и періферійнімі прилаштовані. Інтерфейс, визначеня стандартом Асоціації Електронної промісловості (EIA), має на увазі наявність устаткування двох Видів: термінального DTE и зв'язковий DCE. br/>В 

Малюнок 1.2 З'єднання по RS-232C нуль-модемний кабель


Щоб НЕ Скласти неправильного представлення про інтерфейс RS-232C, звітність, чітко розуміті розходження между цімі видами устаткування. Термінальне устаткування, Наприклад мікрокомп'ютер, может посілаті і (чи) прійматі дані по послідовному інтерфейсі. ...


Назад | сторінка 2 з 12 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Паралельний інтерфейс IEEE 1284 (інтерфейс Centronics)
  • Реферат на тему: Інвентаризація обладнання та моніторинг через Web-інтерфейс
  • Реферат на тему: Адаптивний web-інтерфейс для роботи з таблицями прийняття рішень
  • Реферат на тему: Доповнена реальність як новий інтерфейс взаємодії людини з комп'ютером
  • Реферат на тему: Програмний інтерфейс