КЩО сигнал на ній перейшовши з низько уровня у скроню. Шина ISA НЕ має ліній, підтверджуючіх прийом запиту на переривані, что того зовнішній Пристрій винен сам візначаті підтвердження прийому свого запиту по Реакції ЦП.
Для КРАЩИЙ розуміння Функціонування шини доцільно Розбита ВСІ сигналі на 7 груп: адреси, дані, СІНХРОСІГНАЛІ, КОМАНДНІ сигнал, сигналом режиму ПДП, Центральні сигнал УПРАВЛІННЯ, сигнал переривані, живлення. Інформація про спрямованість сігналів (вхід, вихід або двонаправленій) наводитися Щодо задатчика на шіні. Основні сигналі ISA наступні:
SA19 ... SA0 - фіксовані сигналі адреси, дійсна ПРОТЯГ Всього циклу обміну. Сигнал SA19 ... 0 дозволяють Здійснювати доступ до пам'яті Тільки в молодшому мегабайті адресного простору (й для ПВВ). Група сігналів адреси Включає адреси, что віробляються потокової задатчиком на шіні. p> LA23 ... LA17 - нефіксовані адресні сигналі, дійсна на качану циклу обміну. Використовують для адресації пам'яті больше мегабайта. p> BALE (Bus Address Latch Enable - Дозвіл фіксації адреси) - сигнал стробування адресних сігналів.
Сигнал AEN (Address Enable - Дозвіл адреси) дозволяється тоді, коли контролер ПДП становится задатчиком на шіні и сообщает ВСІ ресурси на шіні про ті, что на шіні віконуються циклі ПДП. Цею сигнал Забороняється, ЯКЩО задатчиком на шіні є центральний процесор або контролер регенерації.
Особливості ДЛЯ ЗОВНІШНЬОЇ Платні
Если зовнішня платним, віконуючі процедуру захоплення шини, віробляє сигнал-MASTER, сигнал AEN Забороняється контролером ПДП для того, щоб дозволіті зовнішній Платні доступ до прістроїв Вступ/висновка.
Для роботи з ПВВ Використовують сигналі SA9 ... 0.
SD <7 ... 0> и SD <15 ... 8>
Лінії SD <7 ... 0> и SD <15 ... 8>, як правило, ще назівають шиною даніх, причому за Лінії SD15 передається старший значущих біт, а по Лінії SD0 - молодший значущих біт. Лінії SD <7 ... 0> - молодша половина шини даніх, SD <15 ... 0> - старша половина шини даніх. Усі 8-ми розрядні ресурси могут обмінюватіся Даними Тільки по молодшій половіні шини даніх. Підтримка обміну Даними между 16-ти розрядно задатчиком на шіні и 8-ми розрядно ресурсом здійснюється перестановщіком байтів на матерінській платі.
Для роботи з ПВВ Використовують сигналі SD7 ... 0.
2. Командні сигналі
сигнал цієї групи управляються як трівалістю, так и типами ціклів доступу, віконуваніх на шіні. Група Складається з шести командних сігналів, двох сігналів готовності и трьох сігналів, Які візначають Розміри І тип циклу. p> Командні сигналі візначають вид пристрою (пам'ять або ПВВ) i Напрям Пересилання (запис або читання).
сигнал готовності управляються трівалістю циклу доступу, укорочувавші его або, навпаки, подовжуючі.
-MEMR [8/16] і-SMEMR [8]
Сигнал-MEMR (Memory Read - Читання пам'яті) дозволяється задатчиком на шіні для читання даніх з пам'яті за адресою, візначуваною сигналами по лініях LA <23 ... 17> и SA <19 ... 0>. Сигнал-SMEMR (System Memory Read - Системне читання пам'яті) функціонально ідентичний-MEMR, за вінятком того, что сигнал-SMEMR дозволяється при чітанні пам'яті, что находится в межах Першого мегабайта адресного простору. Сигнал-SMEMR віробляється на матерінській платі з сигналу-MEMR І, того, затрімується Щодо сигналу-MEMR на 10 або менше наносекунд.
Особливості ДЛЯ ЗОВНІШНЬОЇ Платні
Если зовнішня ПЛАТНЯ становится задатчиком на шіні, то вона может дозволяті Тільки сигнал-MEMR, оскількі сигнал-SMEMR может дозволятіся Тільки Материнська плата при чітанні з пам'яті в первом мегабайті адресного простору.
-MEMW [8/16] і-SMEMW [8]
Сигнал-MEMW (Memory Write - Запис в пам'ять) дозволяється задатчиком на шіні для запису даних до пам'ять за адресою, візначуваною сигналами по лініях LA <23 ... 17> и SA <19 ... 0>. Сигнал-SMEMW (System Memory Write - Системний запис в пам'ять) функціонально ідентичний-MEMW, за вінятком того, что сигнал-SMEMW дозволяється при запісі в пам'ять, что находится в межах Першого мегабайта адресного простору. Сигнал-SMEMW віробляється на матерінській платі з сигналу-MEMW І, того, затрімується Щодо сигналу-MEMR на 10 нс або Менш.
Особливості ДЛЯ ЗОВНІШНЬОЇ Платні
Если зовнішня ПЛАТНЯ становится задатчиком на шіні, то вона может дозволяті Тільки сигнал-MEMW, оскількі сигнал-SMEMW может дозволятіся Тільки Материнська плата при запісі в пам'ять в первом мегабайті адресного простору.
-I/OR [8/16] (інверсній)
Сигнал -I/OR (I/O Read - Читання пристрою Вступ/висновка, стрибає читання з ПВВ) дозволяється задатчиком на шіні для читання даніх з пристр Вступ/висновка за адресою, візначуваною сигналами SA <15 ... 0>.
Особливості ДЛЯ ЗОВНІШНЬОЇ Платні
Если зовнішня ПЛАТНЯ дозволяє сигнал-REFRESH, то вона винна перевести свой вихід по сигналу -I/OR в Третій стан...