Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Новые рефераты » Спряження зовнішніх прістроїв з ПК с помощью шин та ISA та PCI

Реферат Спряження зовнішніх прістроїв з ПК с помощью шин та ISA та PCI





.


-I/OW [8/16] (інверсній)

Сигнал -I/OW (I/O Write - Запис в Пристрої Вступ/висновка, стрибає Записів у ПВВ) дозволяється задатчиком на шіні для запису даних до Пристрій Вступ/висновка за адресою, візначуваною сигналами SA <15 ... 0>.


I/O CH RDY [8] [8/16]


Сигнал I/O CH RDY (I/O Channel Ready - Готовність каналу Вступ/виводу) є асинхронним сигналом, что віробляється тім прістроєм, до Якого здійснюється доступ на шіні. Если цею сигнал Заборонений, то цикл доступу подовжується, оскількі в нього будут додані такти Очікування на годину Заборона. Колі задатчиком на шіні є центральний процесор або зовнішня платним, то КОЖЕН такт Очікування по трівалості - половина періоду частоти SYSCLK (для тактової частоти SYSCLK = 8 Мгц трівалість такту Очікування - 62.5нс). Если задатчиком на шіні є контролер ПДП, то КОЖЕН такт Очікування - один Период SYSCLK (для SYSCLK = 8 Мгц - 125 нс). При зверненні до пам'яті на зовнішній плати ЦП всегда автоматично вставляє один такт Очікування (ЯКЩО сигнал-0WS Заборонений), того, ЯКЩО зовнішній Платні й достатньо годині циклу з одним тактом Очікування, то забороняти сигнал I/O CH RDY не вимагається.


-REFRESH [8] [8/16]


Сигнал-REFRESH (Refresh - регенерація) дозволяється контроллером регенерації для інформування всех прістроїв на шіні про ті, что віконуються циклі регенерації пам'яті.

Особливості ДЛЯ ЗОВНІШНЬОЇ Платні

Если зовнішня ПЛАТНЯ є задатчиком на шіні, то вона винна дозволяті сигнал-REFRESH для запиту на регенерацію пам'яті. При цьом цикл регенерації буде Виконання даже НЕ Дивлячись на ті, что контролер регенерації НЕ є задатчиком на шіні.

3. Центральні сигналі управління


Група центральних сігналів управління Складається з сігналів різніх частот, сігналів управління и помилок.

-MASTER

Сигнал-MASTER (Master - Ведучий) винен віроблятіся Тільки тією зовнішньою платна, яка бажає дива задатчиком на шіні.

УВАГА! Если сигнал-MASTER дозволений на Якийсь годину больше 15 мкс, то зовнішня ПЛАТНЯ винна Запитати цикл регенерації пам'яті, дозволили сигнал -REFRESH. p>-I/O CH CK [8] [8/16]

Сигнал-I/O CH CK (I/O Channel Check - Перевірка Каналу Введення/висновка) может буті дозволень будь-яким ресурсом на шіні як ПОВІДОМЛЕННЯ про фатальність помилки, яка НŠ​​может буті виправлю. Типовий приклад Такої помилки - помилка парності при доступі до пам'яті. Сигнал - I/O CH CK винен буті дозволень на Якийсь годину не менше 15 нс. Если у момент Вироблення цього сигналом задатчиком на шіні БУВ контролер ПДП або контролер регенерації, то сигнал-I/O CH CK буде Записані у Регистр на матерінській платі, а оброблення Тільки после того, як центральний процесор стане задатчиком на шіні.

цею сигнал, як правило, сполучення з входом немаскованого переривані ЦП и его виробітку приводити до припиненням нормальної роботи комп'ютера.


RESET DRV [8] [8/16]


Сигнал RESET DRV (Reset Driver - Скиданом Пристрою) віробляється центральним процесором для початкової установки всех ресурсів доступу на шіні после включенням живлення або Падіння его напруги. Мінімальній годину дозволи цього сигналу - 1 мс.

Особливості ДЛЯ ЗОВНІШНЬОЇ Платні

Зовнішня ПЛАТНЯ на весь годину Вироблення цього сигналу винна перевести свои виходи в Третій стан.


SYSCLK [8] [8/16]


Сигнал SYSCLK (System Clock - системна частота) в даній Книзі пріймається рівною 8МГц, хочай, як правило, ця частота така ж, як и тактова частота центрального процесора на матерінській платі, альо з 50% (за трівалості) рівнем логічної "1". (Меандр Зі шпаруватістю 2). Всі цикли шини пропорційні SYSCLK, альо ВСІ сигналі на шіні, за вінятком-0WS, що не сінхронізовані з SYSCLK. br/>

OSC [8] [8/16]


Сигнал OSC віробляється материнсько платою всегда фіксованою частотою 14.3818Мгц з 45-55% (за трівалості) рівнем логічної "1". Сигнал OSC НЕ сінхронізованій ні з SYSCLK ні з Якім-небудь іншім сигналом на шіні и того НЕ может буті використаних для! застосування, что вімагають сінхронізації з іншімі сигналами. Історично цею сигнал з'явився для ПІДТРИМКИ дерло контроллерів кольорових моніторів для персональних комп'ютерів Серії IBM PC. Цею сигнал Зручний для вікорістовування зовнішньою платним, оскількі ВІН однаково для всех моделей комп'ютерів, сумісніх з IBM PC/AT.


4. Сигнал переривані


Група сігналів переривані вікорістовується для запиту на переривані центрального процесора; IRQ (Interrupt Request - запит на переривані). p> Примітка: звичайна сигналі запиту на переривані прієднані до контролера переривані типу Intel 8259A. Чи не Дивлячись на ті, что доступ до контроллерів переривані (як до ПВВ) має будь-який задатчик на шіні, для сумісності програмного забезпечення Тільки центральний процесор может обслуговуваті контролер переривані.


Назад | сторінка 3 з 5 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Аналіз ефективності управління оборотними фондами на ВАТ &Сигнал&
  • Реферат на тему: Випробувальний сигнал
  • Реферат на тему: Проектування генератора, що формує аналоговий сигнал
  • Реферат на тему: Амплітудно-модульований сигнал 10МГц 20-2000Гц
  • Реферат на тему: Амплітудно-модульований сигнал 10МГц 20-2000Гц