д напруги живлення 1.2В;
o Необмежене число реконфигураций від зовнішніх завантажувальних ПЗУ, за допомогою контролера або через JTAG порт;
o Спеціальні ланцюги для тактуючих сигналів (до 16 глобальних тактуючих ланцюгів);
o Повний 100% функціональний тест всіх мікросхем;
В· Організація програмованих межсоединений:
o FastTrack межсоединения - безперервна лінії зв'язку, що забезпечують швидкі й передбачувані затримки;
o Ланцюги перенесення, що дозволяють швидко виконувати арифметичні функції складання, рахунки та порівняння (автоматично використовуються програмним забезпеченням і мегафункціямі);
o Ланцюги каскадування, що дозволяють виконувати реалізовувати високошвидкісні логічні функції з великою кількістю змінних (автоматично використовуються програмним забезпеченням і мегафункціямі);
o Емуляція третього стану, що дозволяє реалізовувати внутрішні шини з високоімпедансним станом;
В· Особливості контактів вводу/виводу:
o Управління третьому станом для кожного контакту;
o Функція відкритого колектора (стоку) для кожного контакту вводу/виводу;
o Програмована швидкість зміни фронту вихідного сигналу дозволяє зменшувати шуми при перемиканні;
o Програмовані clamp діоди, що підключаються до VCCIO;
o Підтримка гарячого включення (можливість завдання довільної послідовності подачі сигналів і напруг живлення);
В· Надаються корпусу з кількістю контактів від 144 до 896, включаючи FineLine BGA корпусу;
В· Додаткові можливості по введенню проекту та моделюванню забезпечуються використанням файлів списку з'єднань EDIF 200 і 300, бібліотеки параметризованих модулів (LPM), компонентів DesignWare, Verilog HDL, VHDL, інших інтерфейсів з популярними EDA засобами від виробників Cadence, Mentor Graphics, OrCAD, Synopsys і Synplicity.
Порівняння мікросхем типу CYCLONE II наведено в таблиці 4.1.
Таблиця 4.1
Ресурси ПЛІСEP2C5EP2C8 (A) EP2C20 (A) EP2C35EP2C50EP2C70Логіческій обсяг і бистродействіеКол-во логічних елементов4, 6088,25618,75233,21650,52868,416 Обсяг вбудованого ОЗУ (Кбіт) 12016624048...