Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Статьи » Проектування цифрової підстанції зв'язку

Реферат Проектування цифрової підстанції зв'язку





лого-цифрового перетворення стосовно системам з АДМ і ІКМ. Однак ці схеми накладають серйозні обмеження на швидкодію і пропускну здатність каналів. У даному повідомленні описано метод подолання цих обмежень за рахунок застосування конвеєрного способу виконання найбільш критичних в тимчасовому відношенні операцій. Це дозволяє мультиплексировать велике число каналів, у типовому випадку до 200, що спільно з можливістю об'єднання операцій по комутації каналів і периферійних схем забезпечує просте рішення для орієнтованих на НВІС автоматичних телефонних станцій (АТС).


Малюнок 3.4. Принцип адаптивної дельта - модуляції


На малюнку 3.4 показана принципова схема кодування декодування АДМ - сигналу [2]. Цифровий вихід, рівний 1 Чи 0, визначається виразом:

, (3.1)


де Vi - вхідний сигнал; Vf - напруга зворотного зв'язку; (ПТ) - n-відлік; Т - інтервал дискретизації.

Напруга Vf генерується вирішальної схемою по деякому числу попередніх вихідних бітів. Таким чином:


(3.2)


де РS - попереднє значення напруги зворотного зв'язку; qs - нове (негативне або позитивне) приріст цієї напруги; s - розмір кроку; р і q - позитивні чи негативні числа, причому q залежить від фіксованого числа попередніх виходів. Схема мультиплексування показана на малюнку 3.5. Всі канали навантажені на відповідні аналогові компаратори, виходи яких опитуються цифровим мультиплексором (МUХ 1) і подаються на вхід швидкодіючої вирішальної схеми. (Можна також використовувати аналоговий мультиплексор, який включається після одного швидкодіючого компаратора.) Попередній та поточний відліки у всіх каналах спільно з виходами вирішальної схеми і інтегратора записуються в запам'ятовуючі пристрої (ЗУ) М1 і М2. Робота такого пристрою фактично аналогічна роботі пристрою, показаного на малюнку 3.4 з тією лише відмінністю, що тепер одна швидкодіюча вирішальна схема і швидкодіючий інтегратор спільно використовуються всіма каналами.


Малюнок 3.5. Об'єднання операцій мультиплексування і комутації


Кожен з каналів С1 - Сn використовується протягом деякого інтервалу часу, за час якого виконується ряд операцій. До них (спільно зі своїми тимчасовими вимогами) відносяться:

а) Зчитування з пам'яті (65 нс) даних, оброблюваних і збережених на останньому циклі.

б) Подача даних на вхід швидкодіючого ЦАП і їх перетворення (50 нс).

в) Формування виходу компаратора (50 нс).

г) Обробка нових даних (150 нс).

д) Запис нових оброблених даних в пам'ять (65 нс).

е) Передача відповідної інформації.

У тому випадку, коли ці завдання виконуються послідовно з збереженням деякого запасного інтервалу часу, для обробки даних кожного каналу потрібно приблизно 500 нс. При використанні 32 кбіт/с АДМ - алгоритму максимальна пропускна здатність такого пристрою буде обмежена приблизно 60 каналами. Цю цифру можна дещо збільшити, виконуючи ряд операцій паралельно, як описано нижче.

Кожен з каналів С1 - Сn опитується протягом тимчасового інтервалу, що складається з чотирьох підінтервалів ts1, ..., ts4. Для каналу Сx на цих чотирьох підінтервали виконуються наступні операції:

- ts1 - Сигнал з виходу компаратора (Vf з попереднього канального часу) передається через мультиплексор МUХ на вхід вирішальної схеми спільно з вмістом пам'яті для конкретного каналу Сx. Це попередні виходи вирішальної схеми і інтегратора).

- ts2 - Адреса пам'яті зсувається на один крок. Вихід інтегратора для каналу Сx + 1 стробіруется в швидкодіючому ЦАП (1). Вихід компаратора використовується для стабілізація Сх + 1.

- ts2 і ts3 - Вирішальна схема і інтегратор обчислюють нові значення.

- ts4 - Запис оброблених даних в запам'ятовуючі пристрої М1 і М2.

Якщо покласти, що час циклу пам'яті становить 65 мс, то накладеним вимогам буде задовольняти підінтервал тривалістю 75 нс. Отже, для обробки одного каналу потрібно близько 300 нс, що дає пропускну здатність, рівну приблизно 100 каналам. (Найменш швидкий елемент у цьому процесі, а саме швидкодіючий ЦАП для стабілізації вимагає приблизно 225 нс.). Пропускну спроможність даного пристрою можна збільшити застосовуючи більш швидкодіючі запам'ятовуючі пристрої і апаратне забезпечення.

мультиплексируемость потік двійкових даних всіх каналів доступний для спостереження в точці х. Він стробіруется протягом часу ts4 і подається на спеціальну схему (не показана) для передачі в вихідну лінію. Аналогічним чином демультиплексировани...


Назад | сторінка 26 з 33 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Структурні схеми каналів зв'язку
  • Реферат на тему: Проектировка структурної схеми пристрою збору даних
  • Реферат на тему: Пропускна здатність дискретного (цифрового) каналу
  • Реферат на тему: Пристрій передачі даних, що містить п`ять каналів передачі
  • Реферат на тему: Запам'ятовуючі пристрої ПК