е вхідного потоку даних здійснюється за допомогою введення його в ту ж точку х; вихід виходить з розподільника за допомогою його стробирования протягом часу ts4. Виходи окремих каналів, що мають довжину 7 біт, за допомогою простих резистивних ЦАП перетворюються в аналогові виходи. Кодування кожного каналу вимагає двох циклів роботи пам'яті і виконання однієї арифметичної операція. При використанні стандартних схем на це витрачається від 150 до 200 нс.
На малюнках 3.6 та 3.7 показані дві схеми реалізації описаної логіки, засновані відповідно на табличному пошуку і арифметичних обчисленнях, а на малюнку 3.8 наведена схема реалізації інтегратора.
Q2, Q3 і Q4 - це відліки виходів компараторів на попередньому циклі, а Q1 - поточний відлік виходу компаратора. S1, ..., S6 задають розмір кроку, AV0, ..., AV6 - виходи інтегратора. Розмір кроку збільшується якщо все Q1, ... Q4 ідентичні, в іншому випадку розмір кроку зменшується. Швидкість збільшення або зменшення розміру кроку визначається складовими характеристиками, які реалізовані в ПЗУ малюнок 3.6, або ж встановлюється селектором малюнок 3.7. Новий розмір кроку використовується для генерації нового виходу інтегратора за допомогою додавання (якщо Q1=1) або віднімання (якщо Q1=0) нового розміру кроку з попереднього виходу інтегратора, що зберігається в пам'яті.
Якщо необхідно з'єднати два канали Сx і Су, то дані (т. е. вміст пам'яті) каналу Сx зчитуються на інтервалі часу, виділеному каналу С, а дані каналу Су - на інтервалі часу, виділеному каналу Сх.
Такий режим реалізується для всіх каналів за допомогою схем комутації адрес пам'яті (функція присвоєння мітки) і синхронізації, які забезпечують зчитування і запис адрес з М1 і М2 при кожному необхідному з'єднанні. Для цієї мети можна використовувати підінтервал часу ts3 в тих випадках, коли він не використовується для виконання операцій з пам'яттю. Для управління використовується мікропроцесор, який приймає заявки на обслуговування та іншу службову інформацію через інтерфейс лінії (на малюнку не показаний). У режимі комутації кожен канал вимагає для обробки своїх даних чотири цикли звернення до пам'яті; при використанні стандартних біполярних схем повний час на канал складе від 100 до 200 нс.
Перевірка і результати:
На основі стандартних біполярних інтегральних схем (всього їх було використано близько 40) був побудований і успішно випробуваний експериментальний модуль на 54 каналу. Рівень викривлень був краще - 22 дБ, а рівень перехідного розмови (міжканального перешкод) був порівнянний з аналогічним показником для стандартного одноканального кодека, т. Е. Складав - 65 дБ.
Малюнок 3.6. Схема реалізацій на основі табличного пошуку
Малюнок 3.7. Схема реалізації з використанням дискретної логіки
Малюнок 3.8. Схема реалізації на основі інтегратора
3.7 Мікросхема ІКМ-КОФІДЕК ТР3057
Мікросхема ІКМ-КОФІДЕК ТР3057, малюнок 3.9, це система з повним набором функціональних можливостей пристроїв типу КОДЕК і ФІЛЬТР, включаючи:
ФНЧ і ФВЧ в передавальному каналі;
ФНЧ з корекцією спотворень типу sinx/г в приймальному каналі;
Активні RС-фільтри для поліпшення шумових параметрів;
ИКМ КОДЕК (кодер і декодер), що підтримує компандирование сигналу по А- чи m -Законом (див. тіпономіналов);
Внутрішній прецизійний джерело опорного напруги;
Послідовний інтерфейс вводу/виводу;
Схему компенсації догляду нульового рівня;
Відповідність стандартам D3/D4 і СС1ТТ;
Напруга живлення ± 5 В;
Низьке енергоспоживання в робочому режимі 50 мВт;
Черговий режим зі зниженим енергоспоживанням 3 мВт;
Автоматичний перехід в режим зі зниженим енергоспоживанням;
ТТЛ і КМОП- сумісність цифрових входів-виходів ІС;
Дозволяє максимально підвищити щільність монтажу на платі інтерфейсу ІКМ- лінії;
Повна взаємозамінність з ТР3057.
ОСНОВНІ ЗАСТОСУВАННЯ:
Лінійний інтерфейс для стандартів Т1/Е1 систем передачі і комутації, що використовують несучу частоту стандарту Т1, телефонних підстанцій та ГТС;
концентратори абонентських ліній;
системи з цифровим шифруванням;
цифрові системи накопичення даних з мовною смугою частот;
пристрої обробки цифрового сигналу.
Малюнок 3.9. Типова схема включення в синхронному режимі ТР3057А/В
Опис висновків мікросхеми ТР3057А/В наведено в таблиці 3.4.
Таблиця 3.4 - Опис висновків мікросхеми ТР3057А/...