).
Щоб перетворити паралельну форму представлення двійкового числа в послідовну, застосовується регістр паралельно-послідовної дії.
Виберемо мікросхему серії К155ІР13 - восьмизарядний реверсивний сдвиговой регістр з паралельним виходом, синхронним послідовно-паралельним введенням інформації і асинхронним скиданням. Режим вибирає завданням відповідного коду на вході S. br/>
Таблиця режимів К155ІР13
S0S1Режім00Храненіе01Сдвіг влево10Сдвіг вправо11Параллельний введення
У режимі паралельного введення інформація, представлена вЂ‹вЂ‹У паралельному коді на входах D, Записуються в регістр по позитивному фронту тактового імпульсу на вході C. При R = 1, а стан інших входів, крім режимних, можуть бути довільними. Асинхронне обнулення регістра відбувається при R = 0. p align="justify"> Вибір двійкового лічильника
Лічильник-цифрове пристрій, що здійснює рахунок числа появ на вході певного логічного рівня. У курсовій роботі число появ відповідає другому числу, множнику В. З виходу лічильника воно надходить паралельним кодом на Y3 і Y4 КЛС. p align="justify"> Виберемо мікросхему двійкового лічильника К155ІЕ5. З'єднаємо висновки мікросхеми таким чином, що б лічильник скидався в В«0В» після встановлення в ньому числа = 3 (10). Коефіцієнт перерахунку лічильника N = 4, тобто четвертий імпульс у циклі справить скидання лічильника. Для цього виходи з ваговим коефіцієнтом 1 і 2 підключимо до входів R.
Чотирирозрядний паралельний суматор
Суматор-цифровий пристрій, призначений для виконання операції алгебраїчного складання двійкових чисел.
Залежно від способу введення кодів доданків суматори поділяються на два типи: послідовного та паралельного дії. У суматори першого типу коди чисел вводяться в послідовній формі, тобто розряд за розрядом (молодшим розрядом вперед), в суматори другого типу кожне з доданків подається в паралельній формі, тобто одночасно всіма розрядами. p align="justify"> Розряди першого і другого творів підключаються до входів А і В суматора у відповідності зі структурною схемою.
Значення логічних сигналів В«1В» і В«0В» завдано на зображення висновків мікросхеми суматора з урахуванням заданих чисел. <В
Малюнок - К155ІМ3, повний чотирьохрозрядний суматор (12-общюю., 5 - +5 В)
Висновок
У курсовій роботі побудували схему помножувача двійкових чисел без урахування знака. Для побудови схеми необхідно було побудувати логічну схему шифратора в базисі І-НЕ, вибрати мікросхему двійкового лічильника, побудувати комбінаційно-логічну схему за допомогою коньюнктів, вибрати мікросхему регістра зсуву і забезпечити режим роботи В«зсув влівоВ», вибрати мікросхему суматора, мікросхему регістра, і перетворюючого паралельну...