Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Курсовые обзорные » Моделювання цифро-аналогових перетворювачів

Реферат Моделювання цифро-аналогових перетворювачів





грубій сходах, і двома в сходах харчування. Вхідне чотирирозрядний слово буде розбиватися на 2 дворозрядне, який будуть декодуватися чотирма декодерами MSB і чотирма декодерами LSB. Резисторного мережа представлена ​​на Малюнку 3. br/>В 

Рис.3 - резисторного мережа


Сходи харчування знижує напругу з Vdd (яке у нас одно 3В) до 1.5В, яке вже подається на основну сходи. Номінали цих 2х резисторів будуть по 100 Ом. Резистори грубої сходи будуть мати номінали по 250 Ом. А резистори точної (основний) сходи - 75 Ом. <В 

Рис.4 - Структура основного осередку


Основна комірка складається з елемента В«іВ», який отримує харчування від сходів харчування, і н - канального транзистора. На входи В«іВ» подається сигнал від MSB і LSB декодерів. Н - канальний транзистор буде замикатися на загальну шину. p align="justify"> Коли включається осередок, на шині встановлюється потенціал цього осередку, таким чином, на одній шині можливі 8 рівнів квантування, а на 2х - 16.

телевізійний стандарт відео сигнал

Дешифратор


Таблиця істинності для правильної роботи дешифратора. Для MSB дешифратора


Таблиця 1 Для LSB дешифратора, коли молодший MSB біт дорівнює 0:

Вхідні бітиВиходи з дешіфратора1234000001010010100100111000

Таблиця 2 Для LSB дешифратора, коли молодший MSB біт дорівнює 1:

Вхідні бітиВиходи з дешіфратора1234001000010100100010110001

Таблиця 3

Вхідні бітиВиходи з дешіфратора1234000001010010100100111000

Реалізація MSB дешифратора в Cadence показана на рисунку 5.

В 

Рис.5 - Структура MSB дешифратора


Реалізація LSB дешифратора в Cadence показана на малюнку 6.


В 

Рис.6 - Структура LSB дешифратора


З таблиці істинності зауважимо, що при переході з В«0В» в В«1В» молодшого біта MSB, розташування виходів з дешифратора LSB змінюється на дзеркально протилежне.

Із за цього будемо міняти розташування в 2й і 4й рядках основних осередків на протилежне.


В 

Рис.7 - Вихід з LSB дешифратора


В 

Рис.8 - Вихід з MSB дешифратора

В 

Рис.9 - Тестові сигнали


Вихідні шини будуть під'єднуватися до комутатора, що складається з 2х н - канальних транзисторів, на затвори яких подаватимуться сигнали з виходу кожного MSB декодера. Причому верхній через В«абоВ» елемент буде вибирати, між двома верхніми виходами з декодера, а нижній - між нижніми двома. Тобто в кожен момент часу активна тільки одна шина, а за активність шини відповідають виходи з декодера біт старших розрядів

...


Назад | сторінка 3 з 4 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Розробка топології дешифратора
  • Реферат на тему: Розробка цифрового дешифратора
  • Реферат на тему: Проектування двухвходового КМОП-схеми дешифратора 2 в 4
  • Реферат на тему: Сходи як архітектурна конструкція
  • Реферат на тему: Розробка електричної схеми стенда для аналізу роботи тактируемого декодера ...