Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Новые рефераты » Спряження зовнішніх прістроїв з ПК с помощью шин та ISA та PCI

Реферат Спряження зовнішніх прістроїв з ПК с помощью шин та ISA та PCI





/>

IRQ <15,14,12,11,10> [8/16] IRQ <9,7 ... 3> [8]


переривані может буті запитаня ресурсами як на матерінській платі, так и на зовнішній Платні дозволено відповідного сигналу IRQ. Сигнал винен залішатіся дозволеного до підтвердження переривані центральним процесором, Яке, як правило, Полягає в доступі ЦП до ресурсу, что живити переривані.

Ці сигналі підтрімують циклі Пересилка даніх при прямому доступі в пам'ять.

Примітка: Каналі ПДП <3 ... 0> підтрімують Тільки Пересилка 8-розрядно даніх. Каналі ПДП <7 ... 5> підтрімують Пересилка Тільки 16-розрядно даніх.


DRQ <7 ... 5,0> [8] [8/16] DRQ <3,2,1> [8]


сигнал DRQ (DMA Request - запит на ПДП) дозволяються ресурсами на матерінській платі або зовнішньою платним для запиту на обслуговування контролером ПДП або для захоплення шини. Сигнал DRQ винен буті дозволень до тихий ПІР, поки контролер ПДП не дозволено відповідній сигнал-DACK.

-DACK <7 ... 5,0> [8] [8/16]-DACK <3,2,1> [8]

сигнал-DACK (DMA Acknowledge - підтвердження ПДП) дозволяються контролером ПДП як підтвердження сігналів Запитів DRQ <7 ... 5,3 ... 0>. Дозвіл відповідного сигналу-DACK означає, что або циклі ПДП будут початі, або зовнішня ПЛАТНЯ захопіла шину.


T/C [8] [8/16]


Сигнал T/C (Terminal Count - Закінчення Рахунку) дозволяється контролером ПДП тоді, коли по якому-небудь з каналів ПДП буде закінченій рахунок числа пересілок даніх, тоб ВСІ Пересилка даніх віконані.

Живлення

Для живлення зовнішньої Платні на шіні ISA Використовують 5 напруг живлення постійного струм: +5 У, -5 В, +12 У, -12 В, 0 В (корпус - Ground). Всі Лінії живлення заведені на 8-розрядно роз'єм, окрім однієї Лінії по +5 У і однієї Лінії корпусу на Додатковий роз'ємі.

Максимально Допустимі Струмило споживання для зовнішньої Платні по Кожній напрузі живлення пріведені в табл. 1. br/>

Таблиця 1. Максімальні Струмило споживання зовнішньою Платних

Напруга

[8]

[8/16]

+5 В

3,0 А

4,5 А

+12 В

1,5 А

1,5 А

-5 В

1,5 А

1,5 А

-12 В

1,5 А

1,5 А


УВАГА! Дані, пріведені в табл. 1, НЕ означаються, что Кожна Зі встановленої в слоти зовнішньої Платні может спожіваті Такі Струмило. Таблиця інформує Тільки про ті, Які Струмило дозволяється пропускаті через роз'єм (роз'єми) зовнішньої Платні. Загальні Допустимі Струмило споживання для всієї зовнішньої Платні як правило, обмежуються Джерела живлення комп'ютера (100 - 300 Вт). br/>

3. Електричної характеристики ISA


вихідні каскади прістроїв вводу-виводу повінні Забезпечувати струм НИЗЬКИХ уровня больше 24 мА и високого уровня больше 3 мА. p> Вхідні каскади пріймачів ПВВ повінні спожіваті струм низько уровня менше 0,8 мА, а високого - 0,04 мА. Максимальна довжина провідника від роз'єму ISA до мікросхеми на платі Менша 65 мм, Ємність шкірного контакту менше 20 пФ.

Для ISA ДІАПАЗОН адресу находится у межах 100 - 3FF h. p> Для прістроїв вводу-виводу Сістемні адреси розподілені Наступний чином:

378-37F: паралельний порт LPT1

278-27F: паралельний порт LPT2

300-31F: прототіпні плати

360-36F: резервні адреси

3F8-3FF: послідовний порт COM1

Циклі шини ISA всегда асінхронні по відношенню до SYSCLK. Різні сигналі дозволяються и забороняються у будь-який час; усередіні допустимих інтервалів сигналі відгуку могут такоже буті віроблені у будь-який час.

На шіні існують 4 індівідуальні тіпі ціклів:

1) Доступ до Ресурсу, ПДП, Регенерація, Захоплення Шині. br/>В 

Рис. Часові діаграмі ціклів записами и зчітування


1) Цикл Записів в пам'ять, ПВВ

2) Цикл зчітування з пам'яті, ПВВ

Цикл Доступу до Ресурсу віконується, ЯКЩО центральний процесор або зовнішня ПЛАТНЯ як задатчіків обмінюються Даними з різнімі ресурсами на шіні. Цикл ПДП віконується, ЯКЩО контролер ПДП є задатчиком на шіні и Виконує циклі передачі даніх между пам'яттю и УВВ. Цикл Регенерації віконується Тільки контролером регенерації для регенерації мікросхем дінамічної пам'яті. Цикл Захоплення Шині віконується зовнішньою платним для того, щоб дива задатчиком на шіні.

Структурно цикли відрізняються за типом задатчика на шіні и видами ресурсів доступу на ній. Усередіні типом циклу існують Різні види его, обумовлені різною трівалістю шкірного вигляд.

Існу...


Назад | сторінка 4 з 5 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: VHDL модель схеми реалізації захіщеної передачі даніх через послідовний інт ...
  • Реферат на тему: Джерела живлення телекомунікаційніх прістроїв телефонних станцій
  • Реферат на тему: Життєвий цикл організації та управління людськими ресурсами
  • Реферат на тему: Варіаційні ряди, їх види, правила побудова, роль та значення в аналізі стат ...
  • Реферат на тему: Аналіз експериментальних даніх