Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Статьи » Розробка електричної схеми макета для дослідження D-тригера MS типу з асинхронної установкою в нуль

Реферат Розробка електричної схеми макета для дослідження D-тригера MS типу з асинхронної установкою в нуль





пір. Єдина причина, що обмежує коефіцієнт навантаження в цьому випадку, - паразитні ємності , внутрішні і монтажу, від шунтирующего дії яких залежить максимальне гарантоване швидкодію.

Споживана потужність (Р піт) характеризується добутком напруги живлення на струм споживання: P піт=U і.п * I піт.

Ця потужність складається з двох складових - статичної та динамічної: P піт=P ст + P дин.

Завадостійкість характеризує здатність тригера нормально функціонувати при наявності перешкод, що надходять на вхід поряд з корисними сигналами. Розрізняють статичну і динамічну завадостійкість. Статична завадостійкість оцінюється найбільшою амплітудою статичної перешкоди на вході U n С т, при якій ще не відбувається перекидання тригера. Динамічна завадостійкість характеризує цей параметр в режимі перемикання.

Надійність Р (t) характеризується трьома взаємозалежними показниками: інтенсивністю відмов X, напрацюванням на відмову Т і ймовірністю безвідмовної роботи протягом заданого проміжку часу t. Надійність тригера залежить від елементної бази, схемотехнічного рішення і способу виготовлення тригера. У інтегральних мікросхемах відсутня перегрів, вони мало схильні вібрацій і ударів, технологія виробництва забезпечує високу якість виробів, і тому їх надійність в десятки разів вище, ніж тригерів, зібраних з окремих деталей.


. 1.4 Загальне поняття D-тригера

D-тригери, на відміну від розглянутих раніше типів, мають для установки в стану 1 і 0 один інформаційний вхід D. Функціональна особливість цього типу тригерів полягає в тому, що сигнал на виході Q в такті n + 1повторяет значення вхідного сигналу D n в попередньому такті п ??і зберігає (запам'ятовує) цей стан до наступного такту. Іншими словами, D-тригер затримує на один такт інформа?? ію, що існувала на вході DD-тригер характеризується тим, що сигнали на прямому виході Q приймають значення, протилежне сигналам на вході D.

Найменування мітки D йде від першої літери англійського слова delay - затримка, зволікання. D-тригери часто так і називають - тригерами затримки. Тимчасова діаграма представлена ??на рис.



Таблиці переходів для D-тригерів в докладної і мінімізованих формах представлені в табл. 14 і 15. На малюнку 2 скорочення вироблено за рахунок виключення перших чотирьох рядків, що характеризують поведінку тригера в відсутність тактових імпульсів. Крім того, опущено вказівка ??на очевидний факт, що зміна станів тригера відбувається під дією тактового імпульсу С=1.

З даних, наведених у таблицях, випливає висновок: стан D-тригера в такті п ??+ 1 не залежить від його стану в попередньому такті n, а цілком визначається інформацією на вході D.

Асинхронний D-тригер забезпечує передачу сигналів з входу на вихід, але не має властивість пам'яті, т. е. не має режиму зберігання вхідної інформації, який буває у RS та інших типів тригерів при нейтральній вхідний комбінації. З цієї причини асинхронні пристрої можуть бути зараховані до D-триггерам тільки з застереженнями.

Зберігання інформації у D-тригерів забезпечується за рахунок ланцюгів синхронізації, і тому всі реальні D-тригери тактовані. Управління з тактовому входу може бути статичним, динамічним, а також двоступінчастим. D-тригер можна утворити з будь-якого синхронного RS-тригера, а також з його різновидів, у тому числі і JK-тригера, якщо на входи S і R одночасно подавати взаємно інверсні сигнали D і D-тригер на КМОП елементах. За установочними входам S і R тригер наводиться відповідно в стан логічної одиниці і логічного нуля. Ці входи мають пріоритет по відношенню до решти: подача установочного імпульсу на вхід S або R забезпечує необхідну перемикання незалежно від поєднання сигналів на інших входах. Мінімальна тривалість імпульсів на цих входах 150нс при U n=5 В. Час затримки сигналу від входів S і R до виходів Q або дорівнює приблизно 50 і 100 нс для U n= 0 В і U n=5 В відповідно.

Вхід D - інформаційний (вхід даних), вхід З-тактова. Рівень сигналу, діє на вході D (високий чи низький), з подачею тактового імпульсу встановлюється на виході Q. Сигнали на цьому вході повинні випереджати тактові хоча б на 20 ... 40 нс і тривати не менше 15 нс. Тригер спрацьовує по фронту тактових імпульсів (перепаду від низького рівня до високого), що надходять на вхід С. Їх тривалість повинна бути не менше ніж 100 при?/П=5 В і 50 ні при U" = 0 В.



1.1.5 Принцип дії D-тригера

На малюнку зображено схемне позначення D-тригера. Як ми бачимо з малюнка, у D-тригера чотири входи і два виходи. Два входи вам можуть бути вже знайомі. Такі входи має RS-тригер lt; # 191 src= doc_zip10.jpg / gt;

Внутрішнє пристрій D-тригера


<...


Назад | сторінка 4 з 20 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Розробка стенду для дослідження схеми синхронного RS-тригера
  • Реферат на тему: Проектування цифрового універсального тригера
  • Реферат на тему: Розробка цифрового автомата Милі, що містить в якості пам'яті D-тригер ...
  • Реферат на тему: Розробка електричної схеми стенда для аналізу роботи тактируемого декодера ...
  • Реферат на тему: Контроль температури пари на вході в регенеративні підігрівачі