Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Новые рефераты » Побудова кодера на основі многочлена

Реферат Побудова кодера на основі многочлена





символи, починаючи зі старшого розряду.

Одночасно ці символи надходять через схему АБО на вихід кодує пристрої.

Через 8 тактів в регістрі формується залишок від ділення на. Ключ переводиться в положення 2, і на вихід через схему АБО видаються перевірочні елементи. Через 12 тактів на виході формується кодова комбінація циклічного коду.

Розглянемо схему роботи кодера, побудувавши тимчасову діаграму при подачі на вхід послідовності 01000000.


Таблиця 1

Тимчасова діаграма роботи кодера

№ тактаІнформ. сімволСімвол в регістрі ячейкіВиходПоложен. ключа0123010000001211100113001100140001101501101016010100170010101801110019-01110210-00011211-00001212-000012

Таким чином, на формування вихідний кодової комбінації потрібно 12 тактів - протягом перших восьми тактів здійснюється запис вхідного кодового слова у вихідний регістр і одночасне перебування залишку від ділення вхідної комбінації на який утворює многочлен, а протягом наступних чотирьох тактів - запис отриманого залишку в вихідний регістр.


Розробка принципової схеми кодера


Виходячи з отриманої структурної схеми кодера і доповнивши її відповідною схемою управління, отримаємо принципову схему.

В якості схеми управління використовуватимемо лічильник (відлічує потрібне число тактів) і керований ним мультиплексор (здійснює власне переключення). У схемі використовується чотирьохрозрядний лічильник, що відлічує 16 тактів. Щоб обмежити число тактів до 8 в лічильник вводиться значення 8. До тих пір, поки лічильник не відрахував 16 тактів, сигнал з виходу переповнення відсутня, тобто встановлюється низький рівень напруги. Сигнал з виходу змінює значення Т-тригера (спочатку низький рівень напруги) на протилежне. Сигнал з інверсного виходу Т-тригера надходить на адресний вхід мультиплексора, якому відповідає вихід, що відображає положення 1 ключа структурної схеми (інформаційний вхід 01 мультиплексора). Інформаційна послідовність подається на вихід кодера і одночасно надходить на схему поділу, яка протягом восьми тактів утворює 4 перевірочних розряду. Після того, як лічильник переповнився, на виході переповнення встановлюється висока напруга. Сигнал на виході Т-тригера знову зміниться на протилежний (низький рівень). Відповідно зміниться і значення на адресному вході мультиплексора. Система перейде в стан, що відповідає положенню ключа 2 на структурній схемі - послідовна запис перевірочних розрядів з регістра схеми поділу в вихідний регістр. Сигнали зі схеми поділу починають надходити на інформаційний вхід мультиплексора 00. По закінченні чотирьох тактів перевірочні розряди опиняться на виході кодера.


Використовувані мікросхеми


Розглянемо мікросхеми, використовувані при реалізації кодує пристрої. Будемо використовувати цифрові мікросхеми транзисторних-транзиторною логіки (ТТЛ) серії К555.

Переваги мікросхем ТТЛ: високу швидкодію, обширна номенклатура, хороша завадостійкість.

Особливість мікросхем серії К555 - використання транзисторів з колекторними переходами, зашунтувати діодами Шотткі. В результаті транзистори мікросхем серії К555 не входять до насичення, що істотно зменшує затримку вимкнення транзисторів. До того ж вони значно менших ...


Назад | сторінка 4 з 6 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Перетворення релейно-контактної схеми управління асинхронним двигуном з фаз ...
  • Реферат на тему: Розрахунок кодера прізвища студента
  • Реферат на тему: Розробка стенду для дослідження схеми синхронного RS-тригера
  • Реферат на тему: Розробка електричної схеми макета для дослідження D-тригера MS типу з асинх ...
  • Реферат на тему: VHDL модель схеми реалізації захіщеної передачі даніх через послідовний інт ...