з діод VD2 и закріє VT2, переводячі тригер у перший сталий стан.
Таким чином, КОЖЕН імпульс запуску змінює стан тригера на протилежних. Такий вид запуску назівається лічільнім запуском, а тригер має Назву тригера Т-типу. Йо роботові ілюструють часові діаграмі, зображені на рис. 7.2, з якіх видно, что Период вихідних імпульсів Т вих у два рази більшій За період запускаючіх Т зап , (того такий тригер ще назівають Тригер дільніком на два).
Поряд з лічільнім запуском існує роздільній запуск, котрого можна реалізуваті двома способами:
1) Подача імпульсів однієї полярності віл двох різніх генераторів на бази шкірного з транзісторів у Різні моменти годині;
2) Подача імпульсів змінної полярності на базу одного з транзісторів.
Контрольні запитання:
1. Що таке тригер?
2. Які є Способи реалізації трігерів?
3. Яка область! застосування трігерів?
4. Схема та принцип роботи трігерів на дискретних елементах?
Інструкційна картка № 25 для самостійного опрацювання навчального матеріалу з дисципліни В«Основи електроніки та мікропроцесорної техніки В»
І. Тема: 4 Основи цифрової Електронної схемотехнікі
4.2 Логічні елєменти
Мета: Формування спожи безперервного, самостійного поповнення знань; Розвиток творчих здібностей та актівізації розумової ДІЯЛЬНОСТІ.
ІІ. Студент повинний знаті:
- Призначення логічніх ЕЛЕМЕНТІВ;
- Область ! застосування логічніх ЕЛЕМЕНТІВ;
- Способи реалізації логічніх ЕЛЕМЕНТІВ;
- Будова та принцип роботи схем логічніх ЕЛЕМЕНТІВ різніх тіпів.
ІІІ. Студент винен уміті:
- Застосовуваті логічні елєменти при побудові електричних схем;
- Будуваті та вікреслюваті схеми логічніх ЕЛЕМЕНТІВ.
ІV. Дидактичні посібники: Методичні вказівки до опрацювання. p> V. Література: [2, с. 222-231]. p> VІ. Запитання для самостійного опрацювання:
1. Логічні ІМС типу ТЛНС, РТЛ и РЕТЛ
2. Логічні ІМС з емітернімі зв'язками
VІІ. Методичні вказівки до опрацювання: Теоретична частина. p> VІІІ. Контрольні питання для перевіркі якості засвоєння знань:
1. Яку логічну функцію дозволяє реалізуваті схема ІМС типу ТЛНС?
2. Привести схему типом ТЛНС?
3. Які основні Недоліки схеми типу ТЛНС?
4. Що собою являютя логічні ІМС з емітернімі зв'язками?
ІХ. Підсумки опрацювання:
В
Теоретична частина: Логічні елєменти
План:
1. Логічні ІМС типу ТЛНС, РТЛ и РЕТЛ
2. Логічні ІМС з емітернімі зв'язками
Література
1. Логічні ІМС типу ТЛНС, РТЛ и РЕТЛ
Простий, Історично перший, вариант логічніх ІМС типу ТЛНС показань на Рис. 11.8. Неважко переконатіся, что дана схема дозволяє реалізуваті функцію АБО - НЕ. Будь-який з вхідніх сігналів позітівної полярності (позитивна логіка) буде інвертованій на віході. Дійсно, надходження хоч бі на один вхід сигналу позітівної полярності приводити до відмікання відповідного транзистора и переходу его в режим насічення. При цьом різко зростає Падіння напруги на Загальне для всіх транзісторів опорі НАВАНТАЖЕННЯ Rн, а Вихідна Напруга знизитися практично до нуля. Таким чином, високий рівень напруги на вході, відповідній логічній одініці, виробляти до зниженя напруги на віході схеми до уровня логічного нуля. У негатівній логіці, тоб у того випадка, коли на вхід (Входь) поступає Напруга негатівної полярності, схема, побудовали на транзисторах типу npn Виконує функцію І - НЕ: високий рівень напруги на віході буде Тільки за умови, что ВСІ три транзистори замкнуто, тоб на ВСІ входь надійшов сигнал НИЗЬКИХ уровня. Зміна характеру Функції при заміні позітівної логікі на негативні (і навпаки) є загальною властівістю логічніх схем, у чому неважко переконатіся при подалі розгляді їх різновідів.
В
Рис. 11.8. Схема типом ТЛНС
Чи не Дивлячись на певні ПЕРЕВАГА (простота, мала споживай Потужність, висока швідкодія), транзісторні логічні мікросхеми з безпосереднім зв'язком застосовуються Рідко. Їх недоліком є ​​квартальна розкід вхідніх характеристик (а, отже, и вхідніх опорів) транзісторів. У результаті при одній и тій же вхідній напрузі базові Струмило транзісторів могут істотно відрізнятіся один від одного. Крім того, схеми типу ТЛНС мают НИЗЬКИХ завадостійкість и невелика навантажувально здатність.
Для Підвищення завадостійкості и вірівнювання вхідніх опорів транзісторів в ланцюзі баз включаються додаткові резистори з опором близьким декількох сотень ом (Мал. 11.9). У цьом випадка утворюється схема типу РТЛ, принцип роботи Якої и віконувані нею логічні Функції Нічим НЕ відрізняються від розглянутої Вище схеми типу ТЛНС. Слідує, протікання, відзначіті, что схеми типу РТЛ мают відносно...