ію АБО - НЕ. Тому можна вважаті, что схема типом ТЛЕЗ в цілому здатн реалізуваті функцію АБО/АБО - НЕ. Звернемо уваг на ті, что в схемі на рис 11.15 заземлений не негативне, а позитивний полюс джерела живлення, так что ВСІ Робочі потенціалі, что відлічуються Щодо нульового потенціалу заземленням позитивного полюса джерела, віявляються негативними. Зрозуміло, це НЕ міняє принципом Дії схеми, протікання заземлення позітівної шини живлення істотно зменшує Вплив Перешкоди, что проходять по ній.
Контрольні запитання:
1. Яку логічну функцію дозволяє реалізуваті схема ІМС типу ТЛНС?
2. Привести схему типом ТЛНС?
3. Які основні Недоліки схеми типу ТЛНС?
4. Що собою являютя логічні ІМС з емітернімі зв'язками?
Інструкційна картка № 26 для самостійного опрацювання навчального матеріалу з дисципліни В«Основи електроніки та мікропроцесорної техніки В»
І. Тема: 4 Основи цифрової Електронної схемотехнікі
4.3 Цифрові Пристрої
Мета: Формування спожи безперервного, самостійного поповнення знань; Розвиток творчих здібностей та актівізації розумової ДІЯЛЬНОСТІ.
ІІ. Студент повинний знаті:
- Призначення лічільніків імпульсів;
- Область ! застосування лічільніків імпульсів;
- Способи реалізації лічільніків імпульсів;
- Будова та принцип роботи схем лічільніків імпульсів різніх тіпів.
ІІІ. Студент винен уміті:
- Застосовуваті лічильники імпульсів при побудові електричних схем;
- Будуваті та вікреслюваті схеми на Основі лічільніків імпульсів.
ІV. Дидактичні посібники: Методичні вказівки до опрацювання. p> V. Література: [1, с. 174-178]. p> VІ. Запитання для самостійного опрацювання:
1. Лічильники імпульсів
VІІ. Методичні вказівки до опрацювання: Теоретична частина. p> VІІІ. Контрольні питання для перевіркі якості засвоєння знань:
1. Що являє собою лічильник імпульсів?
2. Що таке послідовний лічильник імпульсів?
3. Що таке паралельний лічильник імпульсів?
4. На Які тіпі поділяються лічильник імпульсів?
ІХ. Підсумки опрацювання:
Теоретична частина: Цифрові Пристрої
План:
1. Лічильники імпульсів
Література
1. Лічильники імпульсів
Однією з найрозповсюдженішіх операцій у прилаштувався інформаційно-обчіслювальної и цифрової вимірювальної техніки є фіксування кількості імпульсів-Підрахунок їх кількості. Ревізують таку операцію лічильники імпульсів. Лічильники такоже Забезпечують представлення ІНФОРМАЦІЇ про кількість імпульсів у вігляді двійкового коду (Завдяк принципом побудова). p> Лічильники бувають Прості (підсумовуючі, у якіх код збільшується на одиницю после надходження на вхід шкірного імпульсу; віднімаючі, у якіх код відповідно зменшується после надходження на вхід шкірного імпульсу) i реверсівні (Суміщають Властивості підсумовуючіх и віднімаючіх - могут працювати в того або Іншому режімі за зовнішньою командою). Як правило, лічильники будують на Основі трігерів. Схема чотирирозрядного підсумовуючого послідовного двійкового лічільніка, Виконання на комбінованіх RST-тригер з імпульснімі інверснімі входами сінхронізації наведена на рис. 8.7, его Умовне позначені - на рис. 8.8, часові діаграмі роботи - на рис. 8.9, таблиця переходів - у табл. 8.1. br/>В
Рис. 8.7 - Чотирирозрядного послідовний двійковій лічильник
В
Рис. 8.8 - Умовне позначені чотирирозрядного послідовного двійкового лічільніка
Таблиця 8.1 Таблиця переходів чотирирозрядного послідовного двійкового лічільніка
В В
Лічильник назівається послідовнім , ТОМУ ЩО вихід тригера шкірного попередня розряду з'єднано з лічільнім входом (Входом сінхронізації) тригера Наступний розряду, в результаті чого передача ІНФОРМАЦІЇ - перемикань трігерів розрядів лічільніка - відбувається послідовно одного за одним. Це візначає НИЗЬКИХ швідкодію лічільніка. <В
Рис. 8.9 - часові діаграмі роботи чотирирозрядного підсумовуючого послідовного двійкового лічільніка з імпульснім інверснім лічільнім входом
У паралельних лічільніків інформація з розряду в розряд передасться за помощью спеціальної комбінаційної схеми, а входь сінхронізації трігерів з'єднано разом и перемикань всех трігерів відбувається одночасно.
Як видно з табліці переходів и годин діаграм, при безперервній работе лічільніка на его виходе Q 1 , Q 2 , Q 4 , Q 8 формується послідовний двійковій код.
Вхід R призначеня для встановлення лічільніка в нульовий стан (у даним разі - Подача сигналу логічної 1).
Заходь D 1 , D 2 , D 4 , D 8 прізначені ...