рівнів не можна, оскільки аналогічно RS-клямці вихідний відгук виявиться невизначеним. Цей основний недолік RST-тригера послужив свого часу базою подальшого вдосконалення методів запуску RS-засувки. p align="justify"> Замінимо в схемі (рис. 1.4, а) елементи І (DD1.3 і DD1-.4) на двох-входові інвертори. Виходить принципова схема RST-тригера на елементах РТЛ (рис. 1.5, а). Функціональна схема його наведена на рис. 1.5, б, а таблиця станів на рис. 1.5, в. При напрузі високого рівня на вході С (на входах R і S можуть бути будь-які рівні) у проміжних точках R 'н S' з'являються напруги низького рівня оскільки насичуються транзистори VT6 і VT7. На RS-засувку (елементи DD1.3 і DD1.4) проходження керуючих сигналів R і S заборонено. У клямці зберігається попереднє її стан. p align="justify"> Якщо одночасно на входи R і S подати напругу високого рівня то в точках S 'і R' буде напруга низького рівня, і дія тактового входу С буде заборонено. На виходах відобразиться попередній стан засувки. Коли на входах R і S зафіксовано напруга низького рівня і таке ж напруга надійде на вхід С, у точках S 'і R' з'являться одночасно два напруги високого рівня. Таку логічну інформацію RS-клямка не прийме (невизначеність). Присутні на входах R і S взаємно протилежні рівні дозволяють після приходу тактового імпульсу С встановити на виходах Q і Q наперед задану комбінацію рівнів: Q = H, Q = B, і навпаки. br/>
1.1 Пристрій і робота D-тригера
На попередніх заняттях ми дізналися, що для зберігання інформації можна використовувати навіть найпростіший RS-тригер. У цифровій та обчислювальної техніки для цієї мети частіше використовуються інші, більш досконалі тригери, з яких навіть складають цілі регістри. Почнемо з окремих тригерів. Мабуть, найпоширеніший вид тригера - це так званий D-тригер. Схемне позначення D-тригера наведено на рис. 2.1
Головним атрибутом D-тригера є два нових входу: D-вхід і С-вхід. Входи R і S мають те ж саме призначення, що і у RS-тригера (для скидання і установки). Як у будь-якого іншого тригера, у D-тригера є два виходи: прямий і інверсний. Слід зауважити, що наявність RS-входів, так само як і інверсного виходу, необов'язково. Розглянемо логіку роботи D-тригера. Для початку розберемося з новими для нас входами. p align="justify"> Вхід D - це вхід даних (від англійського DATA). У процесі роботи на цей вхід подається логічний рівень, який необхідно записати в D-тригер. p align="justify"> Вхід С називається тактовим. На нього надходить тактовий імпульс, що синхронізує запис даних. p align="justify"> Зверніть увагу, що на умовному позначенні тригера тактовий вхід позначений стрілкою у вигляді маленького трикутника. Такий трикутник означає, що даний вхід імпульсний. До цих пір ми мали справу з потенційними входами. Потенційний вхід реагує на потенціал вступника на нього сигналу. Про такий вхід кажуть: спрацьовує при вступі логічної одиниці. Або спрацьовує від логічного нуля. p align="justify"> Імпульсний вхід не чутливий до рівня сигналу. Такий вхід спрацьовує в момент переходу від одного рівня до іншого. Про такі входи кажуть: спрацьовує по передньому фронту (тобто при переході з нуля на одиницю) або спрацьовує по задньому фронту (тобто при переході від одиниці до нуля). Іноді застосовують інші технічні терміни для опису роботи імпульсного входу. У літературі можна прочитати: В«вхід спрацьовує по фронту сигналуВ» або В«вхід спрацьовує по спаду сигналуВ». p align="justify"> Тепер розглянемо докладніше логіку роботи D-тригера. Для перемикання тригера в потрібне нам стан спочатку на вхід D необхідно подати відповідний логічний сигнал. Для запису одиниці на вхід D подаємо одиницю, для запису нуля - нуль. Потім на вхід С необхідно подати тактовий імпульс. За спаду цього імпульсу тригер встановиться в потрібне нам стан (сигнал на D-вході запишеться в тригер). Така логіка роботи D-тригера робить його дуже зручним пристроєм для зберігання одного біта цифрової інформації (одного розряду двійкового числа). br/>
1.2 Паралельний регістр
Для зберігання двійкового числа, що складається з більшої кількості розрядів, використовують кілька паралельно з'єднаних D-тригерів. На рис. 2.1 показана схема, призначена для зберігання чотирирозрядний двійкового числа. p align="justify"> Така схема називається паралельним регістром. Для того, щоб зберегти будь-яке число в такому регістрі, потрібно подати це число поразрядно на входи D0-D3. Потім на вхід З схеми подається імпульс запису. По задньому фронту цього імпульсу число записується в регістр. Причому кожен розряд числа записується в свій окремий D-тригер. Записане в регістр число можна зчитувати з виходів Q0-Q3. p align="justify"> У схемі, регістра присутній також вхід скидання R. Він об'єднує входи R всіх тригерів і використовується для початкової установки всіх...