Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Методички » Програмування мікропроцесорних систем

Реферат Програмування мікропроцесорних систем





розрядів регістра в нульовий стан. У цифровій техніці це називається В«початкова установкаВ». p align="justify"> У реальних мікропроцесорних пристроях частіше використовуються восьмирозрядні паралельні регістри. На рис. 2.2 зображено схемне позначення одного з таких регістрів. Його внутрішня структура і призначення висновків аналогічні структурою і призначенням висновків регістру, зображеного на рис. 2.1


1.3 Паралельний регістр з розширеними можливостями


Більш складний регістр зображений на рис. 1.4. Це регістр пристосований для роботи з паралельною шиною даних. Для цього в регістр введені два нових входу:

В· вхід вибору мікросхеми (CS);

В· вхід перекладу виходів у високоімпедансное стан (ОО).

Розберемося детальніше c цими новими входами і режимами роботи. Вхід вибору мікросхеми CS (Chip Select) призначено її включення і виключення в різні моменти часу. Такі входи можна часто зустріти у мікросхем, призначених для мікропроцесорної техніки. Особливо у великих багатофункціональних мікросхемах. Наявність таких входів дозволяє з'єднувати кілька подібних мікросхем паралельно по входах, але працювати з кожною мікросхемою окремо. У разі паралельного з'єднання однойменних входів дані будуть записані тільки в той з регістрів, на вході CS якого в момент запису буде присутній низький логічний рівень. Стан решти регістрів залишиться незмінним. p align="justify"> Вхід ОЕ, навпаки, використовується при паралельному об'єднанні кількох регістрів за їх виходів. Таке об'єднання можливе тільки в тому випадку, якщо в кожен момент часу працюватимуть виходи тільки однієї з мікросхем. Виходи інших паралельно з'єднаних мікросхем повинні вміти автоматично відключатися від схеми. Для цієї мети мікросхема, зображена на рис. 1.4. має спеціальний режим.

У цьому режимі всі виходи мікросхеми відключаються і не впливають на роботу решти схеми. Такий стан виходів називається високоімпедансним. Імпеданс - це повний опір ланцюга. Якщо імпеданс високий, то можна вважати, що відповідний вихід просто вимкнено. Мікросхема переводить свої виходи в високоімпедансное стан при подачі логічної одиниці на вхід ОЕ. Якщо ж на вхід ОЕ подати логічний нуль, то виходи мікросхеми перейдуть назад в робочий стан. br/>

1.4 Робота дільника частоти


Лічильниками в цифровій техніці називаються спеціальні елементи, що дозволяють підраховувати число надійшли на вхід імпульсів. Поняття В«лічильник імпульсівВ» тісно пов'язано з поняттям В«дільник частотиВ». По суті справи, це одне і те ж пристрій. Але розглянемо все по порядку. p align="justify"> В якості найпростішого дільника частоти може JK-тригер. Для того, щоб цей тригер працював як дільник, потрібно на обидва входи J і К подати високий логічний рівень. Тепер, якщо на вхід З подати імпульсний сигнал деякої постійної частоти, то по спаду кожного вхідного імпульсу тригер буде переключатися в протилежний стан. p align="justify"> У результаті на виході 3.1. JK-тригера ми отримаємо інший сигнал з частотою проходження імпульсів вдвічі меншою, ніж частота імпульсів на його вході. Цей процес наочно показано на рис. 3.1. Як видно з малюнка, період сигналу на виході подільника рівно в два рази більше періоду вхідного сигналу. А частота вихідного сигналу, відповідно, в два рази нижче вхідного. p align="justify"> Другий варіант дільника частоти наведено на рис. 3.2. Він побудований на основі D-тригера. Для того, щоб перевести D-тригер в рахунковий режим, потрібно з'єднати інверсний вихід тригера Q з його D-входом так, як це показано на рис. 3.2. Тепер, якщо подати сигнал на вхід С, така схема теж буде працювати як дільник. Вихідний сигнал такого дільника знімається з виходу Q тригера. p align="justify"> Розглянемо докладніше роботу цієї схеми. Припустимо, що після включення тригер встановився в одиничний стан. Це означає, що на Інверс ном виході тригера (Q) присутній логічний нуль. Цей нуль надходить на D-вхід. Подамо на вхід дільника певний цифровий сигнал, такий же, як ми подавали і в попередньому випадку (див. рис. 3.1.). p align="justify"> За спаду першого вхідного імпульсу D-тригер перейде в нульовий стан, так як на його D-вході сигнал логічного нуля. Після цього на інверсному виході тригера встановлюється логічна одиниця. Тому по спаду наступного вхідного імпульсу тригер перемкнеться в одиничний стан. І так далі. Результат роботи подільника на D-тригері точно такий же, як і подільника на JK-тригері, і вихідний сигнал нового варіанту так само повністю відповідає рис. 3.1. Слід зауважити, що в даний час JK-тригери застосовуються досить рідко. Набагато більшого поширення завдяки своїй простоті і універсальності отримали D-тригери. p align="justify"> Поділ...


Назад | сторінка 6 з 32 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Розробка електричної схеми макета для дослідження D-тригера MS типу з асинх ...
  • Реферат на тему: Розробка схеми програмованого дільника частоти
  • Реферат на тему: Розробка цифрового автомата Милі, що містить в якості пам'яті D-тригер ...
  • Реферат на тему: Розробка електричної схеми стенда для аналізу роботи тактируемого декодера ...
  • Реферат на тему: Проектування дільника частоти цифрових сигналів з постійним коефіцієнтом ді ...