. 4 показаний графік виходить при ідеальному залишку для прикладу 2б. (Зсув компаратора тут приймається рівним нулю.) Поріг додаткового компаратора від - 3/4 V r , і цей компаратор не змінює вихідний цифровий сигнал цього рівня , а тільки обмежує величину ідеального залишку до - V r /4. Незважаючи на те, що даний приклад показаний тільки для рівня 2б, такий підхід працює на будь-якому рівні. Наприклад, циклічний АЦП з одним додатковим компаратором. Головна перевага цієї технології - зменшення величини ідеального залишку до 1/2 LSB на окремому рівні, скорочення необхідного розмаху сигналу на виході при Межкаскадная посиленні, зменшення чутливості до помилок посилення так само, як і на рис. 3а. Важливість цієї переваги, однак, зменшується через присутність нелінійності ADSC, яка збільшує максимальну величину залишку близько порушених значень. Крім того, функціональне тестування АЦП все ще не повністю тестує логіку корекції, тому що невиправлені на виході коди не показують яке збільшення або зміна вони зазнали в порівнянні з вхідним сигналом. Тому, основні недоліки цього методу полягають у вимозі додаткових компараторів і в проблематичності перевірки коректує логіки. Щоб подолати ці проблеми замість великої кількості компараторів в ADSC, їх використовується на один менше.
Оскільки діапазон виправлення на рис. 3б В± 1/2LSB на 2-б рівні і тому, що головний рівень сигналу 1/2LSB на рівні нижче повного масштабу рис. 3б, показує також, що компаратор не обов'язковий на всіх рівнях, крім останнього. Його видалення викликає помилку, яку можна виправити при вихідному повномасштабному сигналі ADSC. Малюнок 5 показує графік ідеального залишку від сигналу на рівні 2-б. (Зсув компаратора тут прийнято рівним нулю.) Без головного компаратора цифровий сигнал на виході ніколи не досягне значення 11 і залишок буде підвищуватися і збільшиться більше, ніж до 1/4. Оскільки залишок у правому кінці (мал. 5) має ту ж величину, що і залишок у лівій частині (рис. 3б і рис. 5), видалення головного компаратора не збільшує величину максимального залишку. Для отримання коду 11 з цього етапу логіка виправлення помилок поступово збільшує результат цього етапу. Крім того, для отримання коду 00 на виході з цього рівня після виправлення корекційна логіка нічого не повинна робити, так як немає операції віднімання. Таким чином, можливість коректує логіки виконувати обидва типи дії (додавання і відсутність будь-яких змін), може бути перевірена просто тестуванням всього АЦП на присутність всіх його можливих комбінацій на виході. Це значно спрощує тестування коректує логіки. br/>В
Рисунок 5 - Ідеальний залишок сигналу без головного компаратора
Крім того, після видалення головного компаратора діапазон корекції залишиться В± 1/2LSB на рівні 2-б, тому що знаходяться рівні сигналу можуть ...