Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Новые рефераты » Цифрові пристрої і мікропроцесори

Реферат Цифрові пристрої і мікропроцесори





аємо [7]:



- тобто полюса АС БПФ розташовані на одиничному колі в точках перетину цієї окружності з променями кутів p=2nk / N; де n=0, ..., ... N - 1. Для N=8 маємо таблицю 1 і рис. 4.


Таблиця 1

№Urpp1U1120/8=02U2121/8=1/43U3122/8=1/24U4123/8=3/45U5124/8=6U6125/8=5/47U7126/8=3/28U8127/8=7/4

Рис. 4. Положення полюсів на Z-площині


3. Вагова обробка даних


Роздільна здатність є характеристикою спеціального аналізу і залежить від числа оброблюваних звітів N. При цьому наявну запис даних кінцевої тривалості зручно розглядати як деяку частину відповідної нескінченної послідовності, видиму через застосовуване вагове вікно [3,4,5, ]. При цьому, послідовність спостережуваних даних X (n) з N звітів можна представити як добуток прямокутної функції одиничної амплітуди:



і нескінченної послідовності; тобто:



При цьому припустимо, що всі неспостережувані відліки дорівнюють нулю.




Т.ч. Смуга пропускання АС БПФ в основному визначається ваговій обробкою вхідного сигналу і вибором відповідних коефіцієнтів в блоці пере множника (рис 3). За рекомендацією з [4] для N? 64 застосуємо вікно Ханна з наступного дискретно - часовий функцією [3]:


K (nТ)=0,5 +0,5 cos2? n; n=0 ... N - 1. (7);


Тоді частотна характеристика АС БПФ буде мати вигляд



Згідно (6) отримаємо:





4. Розробка принципової схеми основного вузла АС БПФ


Для основного вузла доплеровской РЛСАС БПФ застосуємо основний мікропроцесор К1815ВФ3. Структурна схема цього МП наведена на рис 7. Ця мікросхема виконує уніфіковану сукупність операцій, на основі якої може бути побудована кожна з великих операцій ЦГЗ. На рис 7: Сл - блок операцій додавання; Вч - блок операцій віднімання; Розум - блок операцій множення; a, b, c, d, g - входи; А і В - виходи.

При використанні даного МП для побудови процесорів ШПФ, необхідно врахувати наступне. Вихідна інформація виходить в результаті виконання різних операцій (див. рис. 7), так, А=ab; B=(cd) g - це призводить до того, що якщо операнди на вихід МП надходять синхронно, то результати на виході будуть з'являтися асинхронно, як це представлено на узагальненої тимчасовій діаграмі рис 8. - Тобто число Ф має один масштаб, а В - інший. На рис 9 представлена ??структурна схема реалізації операції БПФ на МП К1815ВФ3. Для реалізації ШПФ на даній схемі числа на виході МП повинні бути в одному масштабі. Якщо спрощено прийняти, що суматор і розмножувальне пристрій мають однакову затримку, рівну D, то з урахуванням вищевикладеного, МП має виконувати такі операції:


1. A=D (ab) B=2D (cd) g

. A=2D (ab) B=2D (cd) g

. A=3D (ab) B=2D (cd) g


Тут символи D; 2D; 3D перед операцією означають, що результат цієї операції базується із затримкою на D, 2D і 3D такий відповідно по відношенню до вступників операндам.

Для цього в блок підсумовування вво?? Ят к...


Назад | сторінка 5 з 6 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Блок виконання операцій десяткової арифметики
  • Реферат на тему: Спеціалізований арифметико-логічний Пристрій комп'ютера (АЛП) для Викон ...
  • Реферат на тему: Бухгалтерський облік експортних операцій і господарських операцій, пов' ...
  • Реферат на тему: Виконання операцій множення і ділення в ЕОМ
  • Реферат на тему: Виконання операцій алгебраїчного додавання і зсуву в ЕОМ