Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Новые рефераты » Мікропроцесорна система М68000

Реферат Мікропроцесорна система М68000





Кількість ВІС візначається як:



Таким чином, для побудування паралельного інтерфейсу необходимо 2 ВІС типом МС68230, Які загаль зможуть Забезпечити роботу шести 8-розрядно паралельних портів.

. 4 Блок таймера будемо будуваті з використанн ВІС типом МС68230, якіх может Забезпечити роботу одного таймера. Кількість ВІС візначається як:



Таким чином, для побудування таймера в розроблюваній МПС та патенти 1 ВІС типом МС68230.

. 5 Блок послідовного інтерфейсу будемо будуваті з використанн ВІС типом МС68681, шкірні з якіх может Забезпечити роботу двох незалежних дуплексних послідовніх портів. Кількість ВІС візначається як:



Таким чином, для побудування паралельного інтерфейсу необходимо 2 ВІС типом МС68681.

Структурна схема будується відповідно Положень даного Посібника ї рис. 2.1 Посібника.

Сигнал керування МПС повінні Забезпечувати Включення відповідніх блоків в залежності від віконуваного циклу ї адреси пристрою, Який вікорістовується у Сейчас годині. До таких сігналів відносяться сигналіз Вибори устройств - BACK5 ... 1, сигналіз Вибори розміру операнда - BYTE2 ... 0 ї сигналіз Вибори відповідної ВІС, если Пристрій побудовали з кількох ВІС, Які Використовують для Збільшення ОБСЯГИ адресного простору даного пристрою.

Формування таких сігналів відбувається аналогічно Розглянуто у розділі 2 Посібника формуваня сігналів для Вибори кулі у блоку пам яті.

Для прикладу розглянемо побудування пристрою формирование сігналів Вибори кулі (дешифратора адреси) блоку паралельного інтерфейсу. Кожна ВІС паралельного інтерфейсу винна мати адресний простір ОБСЯГИ 32 байт (для адресування внутренних устройств). Для адресування Використовують розряди А 5 ... А 1. Таким чином, перша ВІС має адресуватіся у межах $ С00000? $ С0003Е, початкова адреси Другої ВІС буде $ С0040, а остання - $ С0007Е. Таким чином, розряд А 6 можливо використовуват для Вибори однієї з двох Першів ВІС паралельного інтерфейсу. Для Дозволу на роботу цього пристрою вікорістовуємо сигнал Дозволу роботи паралельного інтерфейсу - BACK4. Схема пристрою наведена на наступній схемі.

После розробки всех необхідніх устройств можливо побудуваті Загальну логічну структуру МПС.


Назад | сторінка 5 з 5





Схожі реферати:

  • Реферат на тему: Розробка структурної схеми аналого-цифрового інтерфейсу. Підсистема збору ...
  • Реферат на тему: Розробка пристрою індикації даних на РК-дисплеї, переданих по інтерфейсу RS ...
  • Реферат на тему: Дослідження організації та роботи послідовного периферійного інтерфейсу SP1 ...
  • Реферат на тему: Використання інтерфейсу Centronics для Керування зовнішнімі прилаштувався
  • Реферат на тему: Огляд компанії Intel в рамках паралельного програмування