p align="justify"> 3. RS-тригери S, R і E-типів
На відміну від звичайних RS-тригерів у тригерів S, R і E-типів комбінація lt; # 186 src= doc_zip56.jpg / gt;
Малюнок 11. RS-тригер Е-типу
Схема працює як звичайний RS-тригер, але при подачі сигналів S=R=1 вентилі D5 і D6 забезпечують закритий стан елементів D1 і D2, тому вихідна стан тригера Q залишається без зміни.
Якщо виключити зі схеми Рісунка6 елемент D6, то при подачі на вхід сигналів S=R=1 блокується тільки елемент D2, на виході якого встановлюється «1», а на виході D1 формується «0». Ці сигнали встановлюють тригер в стан Q=1, або підтверджують його, якщо до подачі сигналів S=R=1 тригер знаходився в стані Q=1. Такий тригер називається RS-тригером S-типу.
Якщо виключити зі схеми рисунка 6 елемент D5, залишивши елемент D6, то при подачі на вхід сигналів S=R=1 блокується тільки елемент D1, тому тригер встановлюється в стан Q=0 або підтверджують його, якщо до подачі сигналів S=R=1 тригер знаходився в стані Q=0. Такий тригер називається RS-тригером R-типу. [12]
Глава 2. Регістр, як пристрій виконання функції прийому, зберігання та передачі інформації
Основним класифікаційним ознакою регістрів є спосіб запису двійкового коду в регістр і його видача, тобто розрізняють паралельні, послідовні (зсувні) і паралельно-послідовні регістри. Паралельний регістр виконує операцію запису паралельним кодом. Послідовний регістр здійснює запис послідовним кодом, починаючи з молодшого або старшого розряду, шляхом послідовного зсуву коду тактуючих імпульсами.
Паралельно-послідовні регістри мають входи як для паралельної, так і для послідовного запису коду числа. Крім того, зсуваються регістри діляться на одно- і двонаправлені (реверсивні). Однонаправлені регістри здійснюють зрушення коду вліво або вправо, а двонаправлені - і вліво, і вправо.
Основою побудови регістрів є синхронні RS-тригери або, краще, В-тригери. Принцип побудови найпростішого паралельного т-розрядного регістра показаний на малюнку 12.
Малюнок 12. Паралельний регістр
У паралельному регістрі цифри коду подаються на D-вхід відповідних тригерів. Запис здійснюється при подачі логічної одиниці на вхід С. Код знімається з виходів Q. Паралельні регістри служать тільки для зберігання інформації у вигляді паралельного двійкового коду і для перетворення прямого коду в зворотний і навпаки.
Послідовні регістри, крім зберігання інформації, здатні перетворювати послідовний код в паралельний і навпаки. При побудові послідовних регістрів тригери з'єднуються послідовно шляхом підключення виходу Q i-го тригера до входу D i-го тригера, як це показано на малюнку 13. [15; 96]
Малюнок 13. Послідовний регістр
У послідовних регістрах принципово необхідно, щоб новий сигнал на виході Q i-го тригера виникав тільки після закінчення синхросигналу. Для виконання цієї умови в послідовних регістрах необхідно застосовувати двоступеневі тригери.
При дії кожного чергового тактового імпульсу код, що міститься в регістрі, зсувається на один розряд. Для схеми, наведеної на малюнку 2, зрушення коду відбувається вправо (у бік молодших розрядів). Дійсно, сигнал виходу Q i + 1-го тригера діє на вхід D i-го тригера, а сигнал виходу Q i-го тригера діє на вхід D i - 1-го тригера. При дії синхросигналу i-й тригер прийме стан i + 1-го, а i - 1-й - стан i-го тригера, тобто, відбудеться зсув коду вправо на один розряд.
Паралельний двійковий код одночасно знімається з виходів Q тригерів. Для зсуву коду вліво необхідно, щоб сигнал з виходу Q i - 1-го тригера подавався на вхід Q i-го (старшого) тригера.
Реверсивні регістри повинні містити логічні схеми управління, щоб забезпечити проходження сигналу з виходу Q i-го тригера на вхід D i - 1-го тригера при зсуві коду вправо і проходження цього ж сигналу на вхід D i + 1-го при реалізації зсуву коду вліво. Схема побудови реверсивного регістра наведена на малюнку 14.
Малюнок 14. Реверсивний регістр
Напрям зсуву коду визначається подачею необхідних сигналів управління на відповідні входи. Так, у схемі, показаної на рис. 210, при подачі на вхід S0 напруги логічної одиниці зрушення коду відбуватиметься вліво (убік старших розрядів), оскільки логічна схема управління 2И - 2И - 2ИЛИ дозволятиме проходження сигналів з виходів Q i-го тригера на вхід D i-го тригера, і навпаки, при подачі на вхід S1 напруги логічної одиниці буде дозволено проходження сигналу з виходу Q i-го тригера на вхід D i1-го тригера - буде реалізовуватися зрушення коду вправо (у бік молодших розрядів)...