є логічну функцію АБО. В одному корпусі розміщуються 4 логічних елемента, які працюють незалежно один від одного, хоча мають єдину шину живлення, з'єднану з висновком 14 і загальну шину - висновок 7. До цих двох висновків мікросхеми підключається джерело живлення. Кожний логічний елемент має два входи і один вихід. Номери входів і виходів на умовному графічному позначенні та електричної схемою приладів відповідають номерам висновків корпусу мікросхеми. Мікросхеми виготовляються на основі ТТЛ - технології і випускаються в пластмасовому корпусі. br/>В
. Виконання необхідних розрахунків для розробки принципової схеми. Так як система введення чисел десятеричная, то для введення чисел потрібно 10-ти бітний шифратор, так як його в елементній базі немає, під 2 8-ми бітних шифратора з КС для отримання потрібної розрядності. Так як передача числа здійснюватиметься через регістр, то буде потрібно восьми бітний регістр. Через відсутність восьми бітних регістрів з необхідними функціями, були застосовані два чотирьох бітних регістра. КС на елементах DD14.1, DD14.2, DD11.3 працює згідно наступного виразу:
В
КС на елементах DD14.3, DD14.4, DD11.4 працює згідно наступного виразу:
В
КС на елементах DD11.1, DD11.2 працює згідно наступного виразу:
В
. Розробка принципової схеми, що включає і схему виявлення помилок, допущених користувачем при введенні інформації. Розробку принципової схеми необхідно виробляти поетапно, розробляючи кожен блок структурної схеми. Опис процесу розробки принципової схеми детально розглянуто в наступному пункті. При введенні інформації користувачем можуть бути допущені такі помилки:
1. Натискання декількох кнопок одночасно.
Запис чисел в RAM в момент їх порівняння і передачі. Натискання декількох кнопок одночасно може призвести до того, що на виході шифраторів з'явиться не коректний код числа. Для усунення даної помилки були обрані пріоритетні шифратори. Чим вище номер входу, тим вище його пріоритет. Найвищий пріоритет біля входу з номером 7. Введення і запис чисел, в момент, коли пристрій здійснює порівняння і передачу чисел, може призвести до його неправильної роботи. Для усунення даної помилки від тригера DD3 на шифратори подається сигнал заборони роботи шифратора DD1, DD2 і при подальших натисканнях на кнопки шифратори будуть їх ігнорувати. Так як матриця RAM містить 4 колонки, то в перший рядок буде записуватися старший розряд числа, а в другу молодший розряд і т.д. p align="justify"> 7. Опис процесу розробки принципової схеми. Для отримання можливості перетворення 10 бітного одиничного коду в двійковий код, в даній схемі присутні 2 шифратора (DD1, DD2). Виходи у даних дешифраторів інверсні, тому при об'єднанні їх виходів були застосовані логічні елементи "І" з інверсними виходами, що дало можливість отримати...