. Світловипромінюючі діоди. При виборі світлодіодів необхідно врахувати вихідна напруга рівня одиниці елемента, воно повинно бути менше максимально-допустимої зворотної напруги світлодіода. Т.к. у елементів ТТЛ вихідна напруга рівня одиниці зазвичай не перевищує 3 В, то максимально-допустиме зворотна напруга світлодіода повинно бути більше або рівним 3 В. Також потрібно передбачити щоб пряме падіння напруги на світлодіоді, при номінальному прямому струмі, не перевищувало напруга живлення UП=5 В. Для реалізації повідомлення залишуся на блоці індикації будемо використовувати світлодіод червоного кольору світіння КІПМ02А - 1К, а для реалізації повідомлення РОБОТА світлодіод жовто-зеленого кольору світіння КІПМ03В - 1Л. Основні параметри даних діодів наведені в таблиці 3.11 [5].
Таблиця 3.11 - Основні параметри світлодіодів АЛ307БМ і АЛ341Г
Тип прібораЦвет свеченіяЗначенія параметрів при Т=25 ° С, Iпр ном, мАIпр max, мАUобр max, ВIv, мккд (L), кд/м2Uпр, BIпр ном, мАlmax, мкмКІПМ02А - 1Ккрасний4002100,65...0,675305,0КІПМ03В - 1Лжелт.-зел.4002,8200,55 ... 0,57305,0
. Резистори. Резистори використовуються для формування струмів протікають через світлодіоди, а також формування струмів рівня логічної одиниці. Виберемо резистори С2-36 [6].
Резистори С2-36 - це резистори постійні недротяні загального застосування, усекліматичного неізольованого виконання, призначені для роботи в електричних ланцюгах постійного, змінного та імпульсного струмів.
4. Розробка принципової схеми пристрою. опис її роботи. діаграма роботи пристрою
. 1 Схемотехнічні рішення при розробці принципової схеми пристрою
Розроблена принципова схема БНТУ113010.036 Е3 представлена ??в додатку 2.
Дана схема містить реалізацію блоку введення (БВВ), операційного блоку (ОБ), блоку виводу (БВив) і блоку індикації (БІ). Розглянемо схемотехнічні рішення по кожному блоку.
Блок введення (БВВ) реалізований на наступних елементах DD1.3, DD2.1, DD3, DD6 і R1.
Модуль ZВв БВВ реалізований на елементах DD1.3, DD2.1, DD3 і R1. Елемент R1 формує логічну одиницю і підключений до входу 1 (EAB) буферного елемента DD3, що забезпечує прийом інформації по каналу A (зовнішня шина вводу) і передачу її в канал B (внутрішня шина пристрою). Входи 3-9 (A1-A7) DD3 не використовуються і підключені до загального. На вхід 2 (A0) DD3 послідовно надходить інформація з зовнішньої шини даних (розряди числа, що вводиться починаючи з молодшого). Інверсний вхід 19 (E0) DD3 підключений до інверсного виходу 6 тригера DD2.1, який забезпечує підключення БВВ до зовнішньої шині на час введення даних.
Тригер DD2.1 включений в режимі роботи по настановних входів, входи 2 (D) і 3 (C) DD2.1 підключені до загального. Керуючий сигнал «подеколи. До ШВВ »(рівень логічного нуля) перемикає тригер в стан одиниці, що забезпечує наявність нуля на інверсному виході 6 DD2.1 і відповідно підключення буферного елемента DD3 до шини введення. У стані одиниці тригер знаходиться до моменту закінчення введення.
Третій стан встановлюється подачею сигналу «ОТКЛ. ВІД ШВВ »(рівень логічного нуля). Даний сигнал подається на вхід 9 ЛЕ И DD1.3, що забезпечує нуль на виході 8 DD1.3, який підключений до інверсного входу 1 (R) DD2.1 що тягне за собою перемикання тригера DD2.1 в нульовий стан і відповідно входу 6 , даного тригера в одиничне. Одиниця входу 6 DD2.1 встановлює третій стан буферного елемента DD3, що відключає DD3 від зовнішньої шини введення.
Також на вхід 10 ЛЕ DD1.3 надходить сигнал «зупинення» (рівень логічного нуля), який також як і сигнал «ОТКЛ. ВІД ШВВ »встановлює третій стан буферного елемента DD3. Сигнал «Залишуся» забороняє підключення до зовнішньої шині введення коли пристрій знаходиться в неробочому режимі, тобто в режимі «зупинення».
ЛЕ DD1.3 забезпечує стан нуля на виході при наявності хоча б одного нуля на вході. Згідно з умовою послідовності роботи пристрою, керуючі сигнали «Залишуся» і «ОТКЛ. ВІД ШВВ »одночасно подані бути не можуть, тому схемотехнічне рішення по виключенню подачі забороненої комбінації передбачати не має сенсу.
Модуль МХрD реалізований на елементах DD6 і R1, які забезпечують послідовне введення інформації.
Введення інформації послідовно розряд за розрядом передається з буферного елемента в регістр. Таке рішення виконано з'єднанням виходу 18 (B0) DD3 c входом 22 (DSL) регістра DD5 і подачею рівня логічної одиниці від резистора R1 до входу 23 (S1) DD5, до інверсного 13 (R) DD5, а також підключенням входу 1 (S0) DD5 до загального, тобто до рівня логічного нуля. Таким чином реалізується підключення регістра при зсуві...