Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Курсовые проекты » Електроніка та мікропроцесорна техніка

Реферат Електроніка та мікропроцесорна техніка





умулятором. Якщо FSELECT=0, то обраний нульовий регістр частоти і наоборот.D10PSELECT Біт визначає, дані з якого регістра фази будуть складатися зі значенням на виході фазового акумулятора. Якщо PSELECT=0, то обраний нульовий фазовий регістр і наоборот.D9RESERVEDЕтот біт завжди дорівнює 0.D8RESETRESET=1 обнуляє значення внутрішніх регістрів. І створює на виході сигнал середнього уровня.D7SLEEP1Когда SLEEP1=1, то внутрішні цифровий годинник відключаються, і вихідний сигнал ЦАП залишається незмінним, тому на обчислення на вбудованому осцилляторе прекращаются.D6SLEEP12Когда SLEEP12=1, ЦАП відключений, і на вихід надходить величина MSB, рівна старшої частини даних, що були на ЦАП в момент отключенія.D5OPBITENФункціей даного біта спільно в бітом D1 (MODE) є управління формою вихідного сигналу. Коли OPBITEN=1, на вихід надходить старша частина даних, що надходять на ЦАП або їх половина, залежно від біта D3 (DIV2) .D4RESERVEDЕтот біт завжди дорівнює 0.D3DIV2Іспользуется спільно з бітом D5 (OPBITEN). Коли DIV2=1, на вихід надходить величина рівна MSB, тобто повна старша частина байта, якщо ж DIV2=0, то на вихід надходить величина, рівна MSB/2.D2RESERVEDЕтот біт завжди дорівнює 0.D1MODEЕтот біт використовується спільно з D5 (OPBITEN ), його функцією є управління формою вихідного сигналу при включеному ЦАП. Коли MODE=1, ПЗУ не бере участі в формуванні вихідного сигналу і на виході ми отримуємо трикутну форму сигналу, якщо MODE=0, то ПЗУ активно і форма вихідного сигналу - сінусоіда.D0RESERVEDЕтот біт завжди дорівнює 0.

. 2 Мікроконтролер AT90USB162


AT90USB162 - малопотужний 8-розрядний компліментарний-металооксидних напівпровідник (КМОП) мікроконтролер, виконаний на основі прогресивної RISC-архітектурі (від англ .: restricted (reduced) instruction set computer - комп'ютер з скороченим набором команд) AVR (сімейство мікроконтролерів). За рахунок виконання більшості інструкцій за один машинний цикл AT90USB82/162 досягає продуктивності 1000000 операцій в секунду на МГц тактової частоти, що дозволить розробникам оптимізувати співвідношення споживаної потужності і продуктивності.

Ядро AVR об'єднує великий набір інструкцій з 32 робочими регістрами загального призначення. Всі 32 регістра безпосередньо підключені арифметико-логічного пристрою (АЛП), що дозволяє вказувати в одній інструкції два регістри і виконувати таку інструкцію за один цикл синхронізації. Результуюча архітектура відрізняється поліпшеною ефективністю програмного коду і на порядок перевершує по продуктивності традиційні CISC-мікроконтролери (від англ .: complex instruction set computer - комп'ютер з комплексним набором команд).

Мікроконтролери AT90USB82, AT90USB16 містять 8/16 кбайт внутрішньосистемну-програмованої флеш-пам'яті з підтримкою можливості читання під час програмування, 512 байт ЕСППЗУ, 512 байт статичного оперативного пам'яті (ОЗУ), 22 лінії введення-виведення загального призначення, 32 робочих регістра загального призначення, два універсальних таймера-лічильника з режимами порівняння і широтно-імпульсної модуляції (ШІМ), один універсальний синхронний і асинхронний послідовний приймач (УСАПП), програмований сторожовий таймер з внутрішнім генератором, послідовний порт SPI, налагоджувальний інтерфейс debugWIRE (використовується для доступу до вбудованої налагоджувальної системі). Мікроконтролер також може бути програмно переведений в один з п'яти режимів роботи зі зниженим споживанням. У режимі холостого ходу (Idle) зупиняється центральне процесорний пристрій (ЦПУ), але продовжують роботу статичне ОЗУ, таймери-лічильники, порт SPI і система переривань. У режимі зниження потужності (Power-down) зберігається вміст регістрів, але зупиняється тактовий генератор, отключая всі вбудовані функціональні блоки до наступного переривання або апаратного скидання. У черговому режимі (Standby) залишається в роботі кварцовий генератор, а інша частина мікроконтролера діє. Використання цього режиму дозволяє домогтися швидкості відновлення роботи в поєднанні з малим споживанням. У розширеному черговому режимі (Extended Standby) залишається в роботі основний генератор.

Мікроконтролери випускаються за технологією високощільної незалежної пам'яті компанії AtMel. Вбудована ISP флеш-пам'ять підтримує можливості внутрішньосистемного програмування через інтерфейс SPI, програмування за допомогою програматора звичайної незалежній пам'яті або програмування під управлінням програми в завантажувальному секторі і виконуваної ядром AVR. Завантажувальна програма може використовувати будь-який інтерфейс для завантаження програмного коду і розміщення його в секторі прикладної програми флеш-пам'яті. При цьому, підтримується можливість продовження виконання програми в завантажувальному секторі під час оновлення сектора прикладної програми, тим самим, забезпечуючи дійсну підтримку читання під час програмування. Об'єднання 8...


Назад | сторінка 7 з 10 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Схема управління і обробки вихідного сигналу
  • Реферат на тему: Дискретизація і відновлення вихідного безперервного сигналу
  • Реферат на тему: Схеми управління і обробки вихідного сигналу приладу з зарядовим зв'язк ...
  • Реферат на тему: Розробка прикладної програми для криптографічного обробки даних шифром Цеза ...
  • Реферат на тему: Аналіз сигналу на виході електричного кола