начення елемента АБО
Логіка роботи цих елементів нічим не відрізняється від загальноприйнятих алгоритмів і представлена ​​в таблиці 3.
Таблиця 3 - Таблиця істинності елементів І і АБО
ABІІЛІ0000010110011111
Крім елементів стандартної логіки, у розглянутій схемі використаний мультиплексор, що міститься в бібліотеці ISE під позначенням M2_1. Принцип його роботи полягає в підключенні до виходу Про входів D0 або D1 залежно від логічного рівня на вході S0. Умовне графічне позначення мультиплексора представлено на рис. 15. Тимчасова діаграма роботи мультиплексора представлена ​​на рис. 16. br/>В
Малюнок 15 - Умовне графічне позначення мультиплексора M2_1
В
Рисунок 16 - Тимчасова діаграма роботи елемента M2_1
Останнім з використаних у схемі елементів є зсувний реверсивний регістр з паралельною завантаженням. У стандартних бібліотеках Xilinx ISE є регістр з тими ж функціями, що й у вихідній схемі, проте з відмінними керуючими сигналами - SR4RLED. Умовне графічне позначення регістра представлено на рис. 17. Логіка роботи регістра описується в таблиці 4. br/>
Таблиця 4 - Таблиця істинності для регістра SR4RLED
RLCELEFTSLISRID (3 .. 0) CQ (3 .. 0) 1XXXXXX? 000001XXXXD 3 D 2 D 1 D 0 ? D 3 D 2 D 1 D 0 000XXXXXQ 3 Q 2 Q 1 < span align = "justify"> Q 0 0011SLIXX? Q 2 Q 1 Q 0 SLI0010XSRIX? SRIQ 3 Q 2 Q 1
В
Рисунок 17 - Умовне графічне позначення регістра SR4RLED
Для перетворення керуючих сигналів вихідної схеми в керуючі сигнали для регістра SR4RLED знадобилося ввести елемент І за схемою, що на рис. 18. br/>В
Малюнок 18 - Регістр з наведеними керуючими сигналами
...