Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Курсовые обзорные » 20-розрядний аналого-цифровий перетворювач, виготовлений за технологією КМОП 0,9 пм

Реферат 20-розрядний аналого-цифровий перетворювач, виготовлений за технологією КМОП 0,9 пм





Малюнок 7 - Схема помножуючого ЦАП

Кожен етап містить один операційний підсилювач і два компаратора, крім останнього етапу, на якому використовується три компаратора. Так як усього 9 етапів, в цілому використовується 9 операційних підсилювачів і 19 компараторів. На рис. 7 кожен базовий етап містить АЦП низького дозволу і ЦАП, які спільно використовують загальну ланцюжок резисторів. Хоча ця конфігурація і зменшує площу, вона також збільшує вимоги до резисторам. Тут замість цього використовуються ЦАП на конденсаторах. В результаті, резистори тільки визначають рівні АЦП низького дозволу. Оскільки надмірність і цифрова коригування робить лінійність перетворення нечутливою до цих рівнів, то лінійність перетворення більше не залежить від відповідних резисторів, а тільки від відповідних конденсаторів і операційного підсилювача. ЦАП, віднімаючий пристрій і SHA (підсилювач вибірки і запам'ятовування) спільно використовують загальний масив конденсаторів, і їх функції об'єднані в множити ЦАП. Це ключова схема в АЦП і вона описана далі. Повний множити ЦАП з роздільною здатністю 2-b з посиленням 2 вимагає шести еквівалентних конденсаторів, і він здатний створювати 5 рівнів ЦАП. Один спосіб збільшити смугу пропускання зі зворотним зв'язком і швидкість такого помножуючого ЦАП - збільшення коефіцієнта зворотного зв'язку. Щоб зробити це без зміни рівня посилення, можна видалити 2 конденсатора вибірки, і умножающий ЦАП зможе вибирати одночасно і вибіркові та інтегрують конденсатори [19]. Рис. 7 (а) показує схему отриманого помножуючого ЦАП. Він складається з операційного підсилювача, чотирьох еквівалентних конденсаторів і декількох перемикачів. Рис. 7 (b) показує тимчасову діаграму тактових сигналів. Два основних такту ф1 і ф2 не накласти один на одного. Для зменшення помилки переходу sample-to-hold також використовуються два додаткових такту ф1 і ф1. У той час як ф1, ф1 і ф1 підняті, входи операційного підсилювача з'єднані з один одним і виведенням bias 6, входи SHA з'єднані з конденсатором вибірки Сs і інтегруючим конденсатором С1. Коли ф1 опущений, входи операційного підсилювача від'єднані від виведення bias 6, але залишаються з'єднані один з одним поки не опущений ф1. Поки піднято ф2, інтегруючі конденсатори підключені до операційного підсилювача і конденсатори вибірки підключені один до одного, позитивний сигнал або негативний сигнал - залежить від стану цифрових входів XZ. Результуючий вихід складається з двох частин: одна є результатом прямого зв'язку інтегруючих конденсаторів, а інша - залежністю між інтегруючими конденсаторами і конденсаторами вибірки. Так як тільки друга частина є залежністю, прямий зв'язок скорочує ефект невідповідності конденсаторів на Межкаскадная посиленні. Це важливо, тому що точність міжкаскадного посилення 2 визначає лінійність АЦП. Для мінімізації помилок посилення без обрізки, повністю диференційний масив конденсаторів з оточуючими фіктивними конденса...


Назад | сторінка 7 з 11 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Визначення параметрів нелінійності підсилювача апаратури ВЧ зв'язку по ...
  • Реферат на тему: Вимоги до монтажу та випробуванню фреонових трубопроводів. Ремонт конденса ...
  • Реферат на тему: Матеріали конденсаторів
  • Реферат на тему: Контроль якості конденсаторів змінної ємності
  • Реферат на тему: Гібридні мікросхеми. Розрахунок плівкових конденсаторів