Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Новые рефераты » Синтез операційного пристрою ЕОМ

Реферат Синтез операційного пристрою ЕОМ





100001110011100000000000XX11010001000000011000110101101111110101XX110110100000000000XX

Мікропрограма прошивки ПЗУ:

012345678910111213100001001111XX100010011001XX00011100000000100101000011XX100010010011XX100110010001XX00100000011010100111011010XX101010100100XX101011101001XX101101101110XX101110110101XX110000001110XX0101000000100001101XXXXXX000100011011001XX100000000010XX00100010100110100000000111XX00100001000110100100000111XX00011100000000100101010110XX00100110000110100000000111XX001010000001000011110000000000010110000000100101011100XX0011011100000000010001100000101000011111XX01001000000001101001100011XX100000000000XX010101000000000011010110000000110000011000101000100110XX01000110000001100000000000XX0011110000000001010011100000101100101011XX100000000000XX0101000001000000010100010000100101101111XX00010100001000100101110001XX01000001100001100000000000XX01000000011000101111110101XX100000000000XX

6.5 Розробка принципової схеми


Електрична принципова схема УУ наведена на кресленні 2009. М41.1.3.

Для реалізації ПМП була взята ІМС К155РЕ3. Мікросхема представляє собою електрично програмований допомогою перепалювання плавких перемичок постійний запам'ятовуючий пристрій (ППЗУ) ємністю 256 біт (32x8). У початковому стані за всіма адресами і розрядами записаний логічний нуль.

Для забезпечення 13 розрядів даних та 6 адресних розрядів потрібно 3 лінійки мікросхем (для забезпечення 6 розрядної адреси), по 2 ІМС кожна (для забезпечення 13 розрядів даних). Старші 2 розряду адреси служать для вибору лінійки мікросхем:

Для реалізації рамка була взята ІМС К155ІЕ7. Мікросхеми являє собою чотирирозрядний двійковий реверсивний лічильник. Для реалізації 6 розрядного рамка використовується 2 ІМС, при чому, якщо перша мікросхема тактується синхроимпульсом, то друга - прямим перенесенням першого мікросхеми.

Час затримки: 40нс

Для реалізації РМК була взята ІМС К155ІР13. Мікросхема є чотирьохрозрядний універсальний зсувний регістр. Регістр може працювати в наступних режимах: послідовного введення інформації з о зрушенням вправо; послідовного введення інформації з о зрушенням вліво; паралельного введення; зберігання; установка нулів (очищення, скидання).

Час затримки: 40нс

Для дешифратора в ФСМО обрана ІМС К155ІД4. Мікросхема представляє собою здвоєний дешифратор-демультиплексор 2 на 4.

Подаваний на адресні входи А0, А1 (А1 - старший) код розшифровується або першим (D) або другий (Е) дешифратором. Входи D, E - входи вибору дешифратора. Входи - входи дозволу роботи відповідно першого і другого дешифраторів.- Виходи першого дешифратора, - виходи другого дешифратора. D-дешифратор працює, коли на вході D присутній рівень логічної одиниці, на вході - рівень логічного нуля. E-дешифратор працює, коли на входи поданий рівень логічного нуля. На виході працюючого дешифратора, номер якого визначається кодом, поданим на входи А1, А2, рівень логічного нуля (виходи інверсні). На всіх інших виходах мікросхеми К155ІД4 - рівень логічної одиниці. Мікросхему К155ІД4 можна використовувати як один дешифратор на три адресних входу і вісім виходів. Для цього треба об'єднати входи вибору дешифратора (с) і входи дозволу роботи дешифраторів (с). При цьому об'єд...


Назад | сторінка 7 з 9 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Розробка електричної схеми стенда для аналізу роботи тактируемого декодера ...
  • Реферат на тему: Проектування двухвходового КМОП-схеми дешифратора 2 в 4
  • Реферат на тему: Розробка цифрового дешифратора
  • Реферат на тему: Розробка топології дешифратора
  • Реферат на тему: Розробка програми, що представляє собою