Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Статьи » Розробка лабораторного модуля для вивчення генератора сигналів на базі цифро-аналогового перетворювача

Реферат Розробка лабораторного модуля для вивчення генератора сигналів на базі цифро-аналогового перетворювача





лодіє лічильник, дозволяє реалізувати безперервне циклічне зміна величини фази.

Акумулятор фази являє собою лічильник по модулю М, значення якого збільшується з кожним приходом тактового імпульсу. Величина приросту задається двійковим числом М. Це число визначає величину збільшення значення фази з кожним тактовим імпульсом, по суті, цим числом визначається число пропущених відліків при русі по колу. Чим більше розмір кроку, тим швидше відбувається переповнювання акумулятора фази і більш коротким виходить період синусоїди. Розрядністю акумулятора фази (n) визначається загальне число можливих значень фази, що в свою чергу обумовлює дозвіл сітки частот синтезатора DDS. Для 28-розрядного акумулятора фази при М=0 000 ... 0001 акумулятор буде переповнюватися після 2 28 циклів (тактових імпульсів). При М=0111 ... 1111 акумулятор фази буде переповнюватися всього за 2 циклу (це мінімальне число циклів, що задовольняє критерію Найквіста). Ці співвідношення описуються наступною простою формулою:


f out=(M · f clk)/2 n,


де: f out - частота вихідного сигналу DDS;

M - двійкове число, що визначає частоту сигналу;

f clk - частота сигналу тактирования;

n - розрядність акумулятора фази.

При зміні значення М частота на виході синтезатора змінюється відразу і при цьому сигнал не має розривів. Тут відсутня перехідний процес захоплення частоти, властивий генераторам з петлею ФАПЧ.

При збільшенні вихідної частоти число відліків на один цикл зменшується. Так як теорема відліків вимагає наявності як мінімум двох відліків на період для повного відновлення вихідного сигналу, максимальна частота синтезованого сигналу DDS становитиме f clk/2. Однак на практиці частота синтезованого сигналу обмежується дещо меншим значенням, що сприяє поліпшенню якості синтезованого сигналу і полегшенню його фільтрації.

При генеруванні сигналу постійної частоти код на виході акумулятора фази збільшується за лінійним законом, що відповідає лінійному Пилкоподібні аналоговому сигналу.

Для отримання сигналу в аналоговій формі до виходу DDS генератора необхідно підключити ЦАП, не залишаючи без уваги такі моменти:

) На виході ЦАП обов'язково повинен стояти низькочастотний фільтр, для фільтрації побічних гармонік сигналу.

) Так як більшість ЦАП має нерівномірну АЧХ виду sin (x)/x, в таких DDS генераторах зазвичай використовують невеликий діапазон вихідних частот, в якому АЧХ щодо лінійна, або використовують фільтр зінверсної АЧХ.

) Усічення фази через використання в генераторі DDS тільки частини старших розрядів акумулятора фази. Це викликано економією пам'яті для зберігання таблиці значень синуса (наприклад, для зберігання 2 32 значень відліків потрібно 4Г слів пам'яті). Усічення фази призводить до похибки рівня вихідного сигналу, більш того, дана похибка періодична. Це додає в спектр вихідного сигналу паразитні складові. Для зменшення даного недоліку в DDS синтезатори вводять псевдошумовую помилку в код, отриманий після усічення фази. Принаймні, це зменшує рівень паразитних складових.

Далі обчислює значення коду частоти і відправляє його через буферну схему інтерфейсу SPI в DDS синтезатор.

На схемі буфер призначений для буферизації шини даних і управління.

Програмований генератор сигналів підключений в стандартному режимі. Після сигнал синусоїдальної форми подається на вивід ПГС. В якості тактового генератора для ПГС застосований кварцовий генератор - Г.

Для визначення яскравості світіння індикатора на сегментики підключені резистори, також для управління індикатором використовуються транзистори.

Для розв'язки по ланцюгах харчування використовуються керамічні конденсатори ємністю 0,1 мкФ, з'єднані паралельно з танталовими конденсаторами ємністю близько 10 мкФ.

генератор цифровий сигнал друкований модуль



5. РОЗРОБКА ДРУКОВАНОЇ ПЛАТИ ПРИСТРОЇ


5.1 Вибір середовища розробки друкованої плати (2-3 стор pcad)


Сучасні системи розробки друкованих плат включають в себе складний комплекс програм, що забезпечують так зване наскрізне проектування raquo ;. Такий підхід передбачає розробку принципової Cхема, моделювання її на різних рівнях (на рівні плати і на рівні кристала) проектування власне плати (фізичний дизайн) і закінчується, як правило, генерацією керуючих файлів для обладнання виготовлення фото шаблонів, свердління отворів, складання і електроконтролю. Етап проектування друкованої плати є одним і найбільш трудомістких і важливих у ...


Назад | сторінка 9 з 17 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Відновлення фази когерентної несучої частоти цифровим фазовим фільтром
  • Реферат на тему: Схема управління і обробки вихідного сигналу
  • Реферат на тему: Дискретизація і відновлення вихідного безперервного сигналу
  • Реферат на тему: Економічний цикл і його фази
  • Реферат на тему: Обчислення параметрів випадкового цифрового сигналу та визначення його інфо ...