ведення-виведення з внутрішніми підтягуючими до плюса резисторами (вибираються окремо для кожного розряду). Вихідні буфери порту C мають симетричну вихідну характеристику з однаковими втікає і витікає струмами. При введенні, лінії порту C будуть діяти як джерело струму, якщо зовні діє низький рівень і включені підтягують резистори. Висновки порту C знаходяться в третьому (високоімпедансное) стані при виконанні умови скидання, навіть якщо синхронізація не запущено. Порт C також виконує деякі спеціальні функції ATmega128, описуваних далі. У режимі сумісності з ATmega103 порт C діє тільки на висновок, а при виконанні умови скидання лінії порту C не переходять в третій состояніе.Порт D (PD7.. PD0) Порт D - 8-розр. порт двонаправленого введення-виведення з внутрішніми підтягуючими до плюса резисторами (вибираються окремо для кожного розряду). Вихідні буфери порту D мають симетричну вихідну характеристику з однаковими втікає і витікає струмами. При введенні, лінії порту D будуть діяти як джерело струму, якщо зовні діє низький рівень і включені підтягують резистори. Висновки порту D знаходяться в третьому (високоімпедансное) стані при виконанні умови скидання, навіть якщо синхронізація не запущено. Порт D також виконує деякі спеціальні функції ATmega128, описуваних далее.Порт E (PE7.. PE0) Порт E - 8-розр. порт двонаправленого введення-виведення з внутрішніми підтягуючими до плюса резисторами (вибираються окремо для кожного розряду). Вихідні буфери порту E мають симетричну вихідну характеристику з однаковими втікає і витікає струмами. При введенні, лінії порту E будуть діяти як джерело струму, якщо зовні діє низький рівень і включені підтягують резистори. Висновки порту E знаходяться в третьому (високоімпедансное) стані при виконанні умови скидання, навіть якщо синхронізація не запущено. Порт E також виконує деякі спеціальні функції ATmega128, описуваних далее.Порт F (PF7.. PF0) Порт F діє як аналоговий введення аналогово-цифрового перетворювача. Порт F також може використовуватися як 8-розр. порт двонаправленого введення-виведення, якщо АЦП не використовується. До кожної лінії порту може бути підключений вбудований підтягуючий до плюса резистор (вибирається окремо для кожного біта). Вихідні буфери порту F мають симетричну вихідну характеристику з однаковими втікає і витікає струмами. При введенні, лінії порту F діятимуть як джерело струму, якщо зовні діє низький рівень і включені підтягують резистори. Висновки порту F знаходяться в третьому (високоімпедансное) стані при виконанні умови скидання, навіть якщо синхронізація не запущено. Якщо активізований інтерфейс JTAG, то підтягує резистори на лініях PF7 (TDI), PF5 (TMS) і PF4 (TCK) будуть підключені, навіть якщо виконується Скидання. Висновок TDO знаходиться в третьому стані, якщо не введено стан TAP, при якому зсуваються виводяться дані. Порт F також виконує функції інтерфейсу JTAG. У режимі сумісності з ATmega103 порт F діє тільки на ввод.Порт G (PG4.. PG0) Порт G - 5-розр. порт двонаправленого введення-виведення з внутрішніми підтягуючими до плюса резисторами (вибираються окремо для кожного розряду). Вихідні буфери порту G мають симетричну вихідну характеристику з однаковими втікає і витікає струмами. При введенні, лінії порту G будуть діяти як джерело струму, якщо зовні діє низький рівень і включені підтягують резистори. Висновки порту G знаходяться в третьому (високоімпедансное) стані при виконанні умови скидання, навіть якщо синхронізація не запущено. Порт ...