нання мікропрограмі;
схему інвертування BIN змісту регістра RGB;
схему NAND для порозрядно логічного ВІКЛЮЧАЛЬНЕ I кодів операндів А и В;
схеми Електрон ключів SW1 и SW2 для комутації операндів;
комбінаційній суматор SM. На вхід перенесеного суматора подається логічна одиниця при Операції віднімання;
Регистр результату RGD;
схему ознакой переповнення Р;
модуль керуючого блоку МКБ3 на Основі автомата Мілі з пам яттю на Т-тригер.
2.4 Мікропрограма додавання та віднімання двійковіх чисел
Суміщена мікропрограма додавання та віднімання двійковіх чисел має вигляд:
Качан. Если К [1] або К [2], то М 1, інакше - чекати
М 1 y 1: RGA : = A <приймання Першого операнда>
y 2: RGB : = В <приймання іншого операнда>
Если К [1], то
y 3: RGC : = В , інакше
y 4: RGC : = В <Пересилання з інвертуванням іншого операнда>
Если К [1], то
у 5: SM : = В + З , інакше у 6: SM ...