- Вхід вихід даних шини I2C. I/O I/OP2.0-P2.743-50I/OПорт P2. Двонаправлений порт з внутрішніми підтягуючими резісторамі.P3.0-P3.731-38I/OПорт P3. Двонаправлений порт з внутрішніми підтягуючими резісторамі.P4.0-P4.714-21I/OПорт P4. Двонаправлений порт з внутрішніми підтягуючими резісторамі.P5.0-P5.72-8I/OПорт P4. Двонаправлений порт з внутрішніми підтягуючими резисторами. Альтернативна функція - 8 мультиплексованих входів АЦП.RST10IСігнал скидання мікроконтроллераUref-62IНізкій рівень опорного напряженіяUref +63 IВисокій рівень опорного напряженіяXTAL121IВход тактового генератораXTAL220OВиход тактового генератораAVSS64IАналоговое пітаніеAVDD1IАналоговая земля
Структура внутрішнього ОЗУ
Внутрішнє ОЗУ ОМК складається з резидентної пам'яті даних (РПД) і регістрів спеціальних функцій (РСФ). РПД ємністю 512 байт розділена на три секції; перша займає адресний простір 00 ... 7FH, друга - 80H ... FFH. Ці секції розрізняються способами адресації і можливим використанням розташованих в них осередків РПД. p align="justify"> Розглянемо ці відмінності
-я секція РПД: адресація всіх осередків може бути як прямий, так і непрямої; осередку з адресами 00 ... 1FH можуть бути використані як регістри загального призначення, згруповані в 4 банку; для осередків з адресами 20H ... 2FH допускається побітова адресація; адреси бітів - від 0 (молодший біт осередку з адресою 20Н) до 7FH (старший біт осередку з адресою 2FH).
-я секція РПД:
для всіх осередків цієї секції (адреси 80H ... FFH) допускається тільки непряма адресація.
-я секція РПД.
Розташована в зовнішньому сегменті даних (XSEG). Доступ до неї можливий командою MOVX, в тому випадку якщо біт EXTRAM дорівнює 0. p align="justify"> Крім зазначених трьох секцій РПД до складу ОМК входить секція РСФ, значення яких розташовані в області 80H ... FFH, причому для них, на відміну від осередків РПД, допускається лише пряма адресація.
Порти введення-виведення
Для забезпечення обміну інформацією з зовнішніми пристроями ОМК 80С554 має 6 8-розрядних портів Р0-Р5. Кожен з портів містить фіксатор-засувку, який являє собою 8-розрядний регістр, що допускає як байтову, так і бітову адресацію. Порти P0, P2, P3, P4 і P5 схемотехнически і алгоритмічно повністю повторюють однойменні порти ОМК 80С51. Відмінність порту 1 ОМК 80С554 від однойменного порту 80С51 визначається тим, що його висновки можуть виконувати альтернативні функції. p align="justify"> Повторюючи схемотехнической організацію однойменного порту 80С51, вихідні каскади кожного розряду порту Р0 ОМК 80С554 не містять В«підтягаючих резисторівВ» і, отже, порт Р0 є двонаправленим і має виходи з трьома станами. У портах Р1 (за винятком висновків Р1.6 і Р1.7), Р2 і Р3 ОМК 80С554 вихідні каскади мають В«...