ення постійної пам'яті модуля:
В· 2 блоки пам'яті на 256 слів за 13 біт для запису квадратур еталонного ЛЧМ;
В· 2 блоки пам'яті на 2048 слів по 6 біт для запису квадратур різних за тривалістю копій сигналу;
З таблиці 5.1 видно, що вибрані обсяги перевершують необхідні, однак такий вибір був зроблений для забезпечення більш простий реконфігурації, у разі модернізації пристрою. Буде потрібно лише замінити файли пам'яті ПЗУ. br/>
Таблиця 5.1
Потрібен згідно ТЗРеалізовано в устройствеОб'ем ПЗУ еталонного ЛЧМ сигналу, біт2х2052х256Об'ем ПЗУ копій ЛЧМ сигналу, біт2х12802х2048
Також необхідно 4 модуля ОЗУ, для забезпечення паралельного доступу до отсчетам ЇХ (копії сигналу). Кожне ОЗУ, подвійне на 128 слів (тобто фактично 4 незалежних модуля ОЗУ), розрядність ОЗУ - 12біт, молодші 6 біт - відлік дійсної частини комплексної обвідної, старші 6 біт - відлік уявної частини комплексної обвідної копії ЛЧМ сигналу. Разом на ОЗП необхідно 3072 біта. У цілому необхідно 34 304 біт пам'яті. p align="justify"> У кристалі вибраної ПЛІС мається 1152 Кбіт пам'яті, а для нашого проекту потрібно 34,304 Кбіт.
Оскільки необхідно перемикати види сигналу, то використовуємо для цього завдання мультиплексори. Відповідно необхідно:
В· 2 мультиплексора для дійсної та уявної частини, щоб перемикатися між вступників луна-сигналом і еталонним ЛЧМ сигналом;
В· 1 мультиплексор, щоб комутувати сигнал В«НУМПАВ», пропускаючи на В«сінхроблокВ» або реально надходить, або виробляється в тестовому режимі;
Необхідно також два лічильника для зчитування з ПЗП тестового сигналу і для формування тестового сигналу В«НУМПАВ». Інші блоки синтезуються в САПР Quartus II з коду, написаного на мові VHDL (код наводиться в додатку) або ж містять в собі ще одну блок-схему з іншими блоками/елементами. Маючи необхідні елементи структури, складемо функціональну схему. Схема представлена ​​на малюнку 5.1 і в додатку В«ГВ». p align="justify"> Пояснимо принцип роботи схеми. Для початку роботи всього модуля необхідно, щоб на вхід В«CLKВ» надходив тактуючий сигнал з частотою 24МГц, який згодом перетвориться в блоці В«pllВ» у 96МГц, далі необхідно надходження фазує сигналу В«НУМПАВ» на блок В«SyndrvВ», одночасно з цим надходить 5 -і розрядна кодограма В«ДЗІВ», за якою вибирається область ПЗУ з необхідною копією ЛЧМ сигналу. Після чого для початку роботи блоку обчислення згортки необхідно надходження активного рівня на вхід В«NRDВ» блоку В«COREL_MEMВ». p align="justify"> Блок В«COREL_MEMВ» містить всередині себе ще одну блок схему, яка пізніше буде розглядатися детально, цей блок має два 13-и розрядних вход...