Теми рефератів
> Реферати > Курсові роботи > Звіти з практики > Курсові проекти > Питання та відповіді > Ессе > Доклади > Учбові матеріали > Контрольні роботи > Методички > Лекції > Твори > Підручники > Статті Контакти
Реферати, твори, дипломи, практика » Курсовые проекты » Розробка топології дешифратора

Реферат Розробка топології дешифратора





а всіх інших виходах - рівень логічного 0), так і рівень логічного 0 (при цьому на всіх інших виходах - рівень логічної одиниці).

Розглянемо приклад синтезу дешифратора 3 8, отже, кількість розрядів двійкового числа - 3, кількість виходів - 8.


Таблиця станів дешифратора

Х3Х2Х1Z0Z1Z2Z3Z4Z5Z6Z70001000000000101000000010001000000110001000010000001000101000001001100000001011100000001

Двоступінчасті дешифратори на інтегральних мікросхемах


Приклад дешифратора для пятіразрядний двійкового коду. Кожен дешифратор виконаний з керуючими входами, об'єднаними кон'юнктивний. При виконанні умови кон'юнкції на виході, номер якого відповідає десятковому еквіваленту двійкового коду, з'явиться рівень логічного «0». В іншому випадку всі виходи знаходяться в стані логічної одиниці (рис. 2.3). Як випливає з рис. 2.3, пятіразрядний дешифратор, що має 32 виходи, виконаний на базі чотирьох дешифраторів з використанням лише одного додаткового інвертора. Це досягнуто завдяки наявності вхідний керуючої логіки кожної інтегральної мікросхеми. Неважко помітити, що вхідна логіка дешифраторів КР1533ІД7 дозволяє реалізувати функцію дешифратора 23 без додаткових елементів, а функцію повного дешифратора 24 - з використанням одного інвертора.

напівпровідникова мікросхема дешифратор


Логічні функції двійкового дешифратора


Двійковий дешифратор працює за наступним принципом. Нехай дешифратор має N входів. На входи подається двійкове слово. На виходах формується код, розрядність якого менше або дорівнює. Активним стає розряд, номер якого дорівнює чисельному поданням вхідного слова. Під активністю розряду розуміється прийняття їм значення логічної одиниці, логічного нуля або переведення до високоімпедансное стан - відключення; конкретне значення залежить від використовуваної реалізації дешифратора. Інші розряди залишаються неактивними. Максимально можлива розрядність вихідного слова дорівнює.

Дешифратор називається повним, якщо число виходів одно максимально можливої ??розрядності вихідного слова (). Дешифратор називається неповним, якщо частина вхідних розрядів не використовується (тобто число виходів менше).

Функціонування одноедінічного дешифратора, активні вихідні сигнали якого беруть значення логічної одиниці, описується системою кон'юнкція:

...


Часто дешифратори доповнюються входом E (від англ. enable) - «входом дозволу роботи» (включення). Якщо на цей вхід надходить активний логічний сигнал (одиниця або нуль), то один з виходів дешифратора переходить в активний стан, інакше всі виходи неактивні незалежно від стану входів.

Функціонування одноедінічного дешифратора з додатковим входом E описується системою кон'юнкція:


...


Зазвичай мікросхеми дешифраторів виконують з інверсними виходами (тобто активний обраний розряд приймає значення логічного нуля).

Двійкове слово на вході дешифратора часто називають адресою.

Дешифратор, що має чотири інформаційних входу, матиме, відповідно, вісім виходів. Дешифратори, що мають максимально можливу кількість виходів при даній кількості входів називаються повними дешифраторами. Промисловістю випускаються дешифратори, що мають чотири входи і десять виходів. Такі дешифратори називаються неповні дешифратори. У неповному дешифраторі існують такі стани вхідних сигналів, при яких не на одному з виходів немає активного (лог. 0) сигналу. Такі дешифратори застосовуються, в тому випадку якщо використовується так звана двійково-десяткова система числення. Що це таке. Це звичайна двійкова система в якій використовуються чотири двійкових розряди і ці розряди приймають тільки десять різних значень від 00002 до 10012 (тобто від 010 до 910). Решта комбінації двійкових розрядів просто не використовуються. Така система зручна для запису десяткових розрядів в пам'ять комп'ютера, яка як ми вже знаємо, працює з двійковими числами. При цьому в перші чотири біти комірки пам'яті записується перший розряд десяткового числа. У наступні чотири біта - другий десятковий розряд і так далі. Такі четвірки байтів називаються тетрадами. Така форма представлення числа значно спрощує операції з десятковими числами і виведення їх, на які ні будь індикаторні пристрої. Досить, наприклад, до кожної групи з чотирьох двійкових розрядів підключити описаний вище дешифратор, що має чотири входи даних і десять виходів і до виходів цього дешифратора підключити індикатор, що має для кожної цифри свій світиться елемент, і ми завжди на індикаторі будемо бачити вміст цих розрядів у зручному нам вигляді. Правда нам доведеться трохи видозмінити ...


Назад | сторінка 3 з 5 | Наступна сторінка





Схожі реферати:

  • Реферат на тему: Розробка електричної схеми стенда для аналізу роботи тактируемого декодера ...
  • Реферат на тему: Розробка цифрового дешифратора
  • Реферат на тему: Проектування двухвходового КМОП-схеми дешифратора 2 в 4
  • Реферат на тему: Дешифратор та перетворювачі кодів
  • Реферат на тему: Розробка програми "Дешифратор"