AG-висновки, які завжди функціонують як висновки JTAG. JTAG-тестування можливо до і після конфігурування. У процесі конфігурування тестування неможливе. p align="justify"> Стани глобальних висновків reset (cброс) і output enable (дозвіл виходу) не роблять впливу на операції периферійного сканування BST або програмування. Підключення цих висновків не впливає на операції JTAG (що відрізняються від звичайних операцій периферійного сканування). p align="justify"> При розробці плати для JTAG-конфігурування слід враховувати конфігурують висновки. Підключення цих висновків описано в таблиці 6.3
Таблиця 6.3
СігналОпісаніеnCEДля всіх розглянутих мікросхем в ланцюжку на цьому висновку повинен, забезпечений "0". Це можна зробити за допомогою з'єднання виводу із землею GND, підключенням резистора навантаження, або ж установкою "0" від зовнішньої керуючої схеми.nSTATUSНапряженіе виведення підтягується до напруги VCC c допомогою навантажувальних резисторів 1 кОм або 10 кОм. При конфігуруванні декількох мікросхем в одній JTAG-ланцюжку, напруга на кожному виведенні nSTATUS індивідуально підтягується до напруги VCC. (1) CONF_DONEНапряженіе виведення підтягується до напруги VCC c допомогою навантажувальних резисторів 1 кОм або 10 кОм. При конфігуруванні декількох мікросхем в одній JTAG-ланцюжку, напруга на кожному виведенні CONF_DONE індивідуально підтягується до напруги VCC. (1) nCONFIGУправляется "1" шляхом підключення до напруги VCC, підтягування за допомогою навантажувального резистора або установкою "1" від керуючої схеми.MSEL0, MSEL1Еті висновки не повинні бути в невизначеному стані. Ці висновки підтримуються при будь-якому використовуються не JTAG-конфігуруванні. При використанні тільки JTAG-конфігуруванні, обидва цих виведення необхідно підключити до земле.DCLKЕті висновки не повинні бути в невизначеному стані. На них необхідно забезпечити "0" або "1". DATA0Еті висновки не повинні бути в невизначеному стані. На них необхідно забезпечити "0" або "1". TRSTЕтот JTAG-висновок не приєднується до завантажувального кабелю. Він повинен бути в змозі "1". Примітки до таблиці 6.2.2:
В· Поява "0" під час JTAG-конфігурування на виведенні nSTATUS означає, що сталася помилка. Конфігурування вважається успішним, якщо після закінчення конфігурування на виведенні CONF_DONE буде "1".
6.3 Конфігурування ПЛІС за допомогою завантажувального кабелю і конфігураційної мікросхеми
На малюнку 6.4. виконується спільне конфігурування восьми ПЛІС одними даними. Напруга VCC має бути підключений до того ж джерела напруги що і конфігураційна мікросхема. Всі показані на схемі підтягують і знижують навантажувальні резистори - 1 кОм. Для мікросхем APEX 20KE і APEX 20KC підтягуючий резистор на висновках nSTATUS і CONF_DONE повинен бути 10 кОм. Висновки OE, nCS і nINIT_...