дія (затримки не перевищують 15нс.) І малі вхідні струми (струм 0 - 0,2 мА) (см . [4]). Затримки на селекторі адреси визначаються за формулами:
В
? 1 - затримка до виставлення сигналу/IOCS16.
? 2 - затримка до зміни адреси ОЗУ.
? інв = 6 нс. - Затримка на інверторі.
? і = 12 нс. - Затримка на мікросхемі і .
? деш = 12 нс. - Затримка на дешифраторі.
? м = 12 нс. - Затримка на мультиплексор.
? рах = 10 нс. - Затримка на лічильнику.
Сигнал/IOCS16 повинен бути виставлений потому не більше 90 нс. після початку обміну, сигнал/IOW виставляється не раніше 92 нс. після початку циклу запису, отже, затримка до зміни адреси ОЗУ не повинна перевищувати 92 нс. Всі ці умови виконуються. p align="justify"> Для зберігання інформації в селекторі адреси використовується тригер. В якості тригера використовується мікросхема КР531ТМ2, вона має малий час затримки (12 нс.), Містить в корпусі два незалежних тригера. Тригери необхідні для зберігання інформації, керуючої мікросхемами. Виходи тригерів підключені до:
Входу In ключів, що переводить ключі в режим пропускання при присутності на ньому високого рівня (запис у тригер здійснюється за адресою 360h).
Входу ENA перетворювачів рівня, що переводить перетворювачі в z-стан при присутності на ньому низького рівня (запис у тригер по адресою 362h). ​​
Входу ED лічильників, при низькому рівні на ньому відбувається попереднє встановлення (запис у тригер за адресою 364h). span>
Входу EС лічильників, при низькому рівні на ньому відбувається вирішення рахунку (запис в тригер за адресою 366h).
Входу V мультиплексора, при високому рівні на ньому до тактовому входу лічильника підключається тактовий генератор (запис у тригер за адресою 368h).
Входить BS0-BS1 ОЗУ, при низькому рівні на них можливий доступ до перших двох байтам осередки ОЗУ (запис у тригер за адресою 36Ah).
Входить BS2-BS3