нтаження V і скидання R забороняється дію тактовою послідовності, і даються команди завантаження чотирирозрядний коду в лічильник або його скидання. p align="justify"> Якщо на вхід -1 подається імпульсний перепад від низького рівня до високого (дається команда на зменшення - down), від вмісту лічильника віднімається 1. Аналогічний перепад, поданий на вході +1, збільшує (up) рахунок на 1. Якщо для рахунку використовується один з цих входів, на іншому тактовій вході слід зафіксувати напруга високого логічного рівня. Перший тригер лічильника не може переключитися, якщо на його тактовій вході зафіксовано напруга низького рівня. Щоб уникнути помилок В«earnВ» напрям рахунку слід в моменти, коли запускає тактовий імпульс перейде на високий рівень, тобто під час плоскої вершини імпульсу. p align="justify"> На виходах> 15 (закінчення рахунку на збільшення, висновок 12) і <0 (закінчення рахунку на зменшення, висновок 13) нормальний рівень - високий. Якщо рахунок досяг максимуму з переходом наступного тактового перепаду на вхід -1 від високого рівня до низького на виході <0 з'явиться низьку напругу. Після повернення напруги на тактовій вході -1 до високого рівня напруга на виході <0 залишиться низьким ще на час, відповідне подвійний затримки перемикання логічного елемента ТТЛ. p align="justify"> Аналогічно на виході +1 з'являється напруга низького рівня, якщо на вхід <0 прийшов рахунковий перепад низького рівня. Імпульсні перепади від виходів +1 і -1 служать, таким чином, як тактові для наступних входів +1 і -1 при конструюванні лічильників більш високого порядку. Такі багатокаскадні з'єднання лічильників ІЕ7 повному обсязі синхронні, оскільки на подальшу мікросхему тактовий імпульс передається з подвійною затримкою перемикання. p align="justify"> Якщо на вхід дозволу паралельної завантаження L (висновок 11) подати напругу низького рівня, то код, зафіксованим раніше на паралельних входах Dl - D4, завантажується в лічильник і з'являється на його виходах 1-8 незалежно від сигналів на тактових входах. Отже, операція паралельної завантаження - асинхронна. p align="justify"> Паралельний запуск тригерів забороняється, якщо на вхід скидання R подана напруга високого рівня. На всіх виходах встановиться низький рівень. Якщо під час (і після) операції скидання і завантаження прийде тактовий перепад (від лог. 0 до лог. 1), мікросхема прийме його як рахунковий. p align="justify"> Сигнал заборони імпульсів знімається при одночасному переході лічильників через 0, для цього на вихід лічильника ставимо додаткову логіку 3ІЛІ-НЕ (К155ЛЕ4), її опис наводиться нижче.
Таблиця істинності лічильника К155ІЕ7 наведена в розділі БО.
В
Цокольовка мікросхеми К155ЛЕ4
В
Електронний комутатор
ЕК - Електронний комутатор, служить для створення комутаційної функції фаз двігателя.Електронний комутатор в даному випадку реалізований на дешифраторі DD9 (К15...