тура і методи для реалізації необхідних функцій. p align="justify"> Цифрове виконання У цифровому виконанні всі значення, оброблювані нейронною мережею, представлені бінарними словами з характерною довжиною слова. До переваг цифрової технології перед аналогової слід віднести незалежність від електромагнітних перешкод, можливість використання RAM для зберігання вагових коефіцієнтів (протягом невизначеного відрізку часу), добре відпрацьовані технології виготовлення, висока точність в обчислювальних операціях, а також легка інтеграція в вже існуючі системи. Однак у цьому випадку, як і скрізь, присутні недоліки, серед яких слід відзначити більш повільні (хоча і більш точні) обчислення, а також проблеми, пов'язані з конвертацією аналогового сигналу. У разі цифрового виконання апаратне забезпечення на основі ІНС може бути реалізовано кількома типами архітектур, найбільш важливі з них ми розглянемо і наведемо відповідні приклади. Каскадіруемая архітектура. Розглянута архітектура практично ідентична методам побудови звичайних цифрових процесорів, іншими словами, нейронна мережа будь-якого розміру та архітектури будується за допомогою стандартних блоків. Реалізованими прикладами такої архітектури можуть служити чіп PhilipsLneuro, MD1220 від MicroDevices, а також Neuralogix NLX-420 NeuralProcessor. Мультипроцесорні чіпи. У цьому випадку підхід полягає в розміщенні в одному чіпі безлічі найпростіших процесорів. Такі рішення можуть бути розділені на дві групи, відомі як SIMD (SingleInstruction, MultipleData) і так звані систолические мережі. У разі SIMD, всі процесори виконують одну і ту ж інструкцію паралельно з вектором даних. У другому випадку кожен процесор неодноразово виконує один крок обчислень перед передачею результату наступного (або декільком) процесору в мережі. Прикладами SIMD-архітектури є чіп Inova N64000, що містить 64 елемента обробки, чіп HNC 100NAP, що включає в себе 4 обробних елемента, Siemens впровадила в свій мультипроцессор MA 16 мікрочіпів. Така архітектура призначена, головним чином, для виконання різних дій над матрицями. Архітектура RBF (RadialBasisFunction). Згідно цій архітектурі, функціонування мережі визначається управлінням еталонними векторами, визначальними області, на які впливають дані при навчанні. p align="justify"> Перевагою RBF ІНС є їх швидке навчання і відносно проста побудова мереж прямого поширення. До комерційних виробів відносяться чіпи IBM ZICS і Nestor Ni1000. Цікавим фактом є також і те, що вироблені в США чіпи сімейства IBM ZICS були розроблені в Європі. Інші цифрові проекти. Ряд існуючих архітектур не підходять ні під одну з вищеназваних категорій. Наприклад, розробка фірми MicroCircuitEngineering MT19003 NISP, по суті, RISC-процесор (Redu-cedInstructionSetComputer, тип архітектури мікропроцесора, орієнтований на швидке і ефективне виконання відносно невеликого набору вбудованих команд), який здійснює сім інструкцій, оптимізованих для побудови багатошарових мереж. Ще одним приклад...