діаграма прийме наступний вигляд:
В
Рис. 18
При штучному дробленні крок становитиме:
В
Діаграма зміни напруги на обмотках двигуна наведена на малюнку нижче:
В
Рис. 18
Як видно з діаграми, кожна обмотка двигуна підключена до джерела ступеневої напруги (ІСН). Побудуємо наш ІСП з резисторів і транзисторів, який буде подавати напругу відповідно до діаграми:
В
Рис. 19
Складемо таблицю значень сигналів з лічильника Q1-Q4 і відповідно з ними сигнали на базу транзисторів VT1-VT3 для управління першої обмоткою (a):
№ імпульсаСігнали зі счетчікаСігнали на базах
За даною схемою складемо рівняння для відкриття транзисторів ІСП для першої обмотки:
В В В В В В В В
Принципові схеми для відкриття транзисторів за отриманими рівняннями:
В
Рис. 20
В
Рис. 21
.2 Розрахунок генератора імпульсів
Генератор імпульсів виконаємо на таймері КР1006ВІ1:
В
Схема включення елемента в генераторному режимі:
В
Рис. 22
1 = 0.69 * (R1 + R2) * c 2 = 0.69 * R2 * c
В
з = 0,01 мкФ, = 139кОм, R2 = 150 кОм.
3.3 Друковані плати розроблених пристроїв
В
Рис. 23
В
Рис. 24
Опис розробленого пристрою:
Генератор (Мал. 22), заснований на таймері КР1006ВІ1 видає імпульси з частотою 165 Гц. Далі слід чотирьохрозрядний лічильник імпульсів (Мал. 20), що складається з чотирьох D-тригерів DD1: A, DD1: B, DD2: A, DD2: B. Після проходження першого імпульсу будуть наступні стану лічильника: Q1 = 1, Q2 = 0, Q3 = 0, Q4 = 0. Таким чином, на виході елемента DD3: A буде логічний 0, на DD3: B - 1, на DD4: A - 1, на DD4: B - 1; з'явиться сигнал на базу транзистора VT3 (Мал. 19). Далі розглянемо Малюнок 21. На виході елемента DD1: A буде логічний 0, на DD1: B - 1, на DD1: C - 1, на DD2: A - 1, на DD2: B - 0, на DD2: C - 1, на DD3: A - 1; з'являться сигнали на бази транзисторів VT1 і VT2 (Мал. 19). Так як відкриті всі транзистори, то на обмотку А надходить повна напруга U. p align="justify"> Після проходження другого імпульсу будуть наступні стану лічильника (Мал. 20): Q1 = 0, Q2 = 1, Q3 = 0, Q4 = 0. Таким чином, на виході елемента DD3: A буде логічна 1, на DD3: B - 0, на DD4: A - 1, на DD4: B - 1; з'явиться сигнал на базу транзистора VT3. Далі розглянемо Малюнок 21. На виході елемента DD1: A буде логічна 1, на DD1: B - 0, на DD1: ...